ZHCSSS9C March 2023 – January 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1
PRODUCTION DATA
表 6-85、图 6-69、表 6-86 和图 6-70 说明了 MMC0 的时序要求和开关特性 - 高速 SDR 模式。
| 编号 | IO 工作 电压 |
最小值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|---|
| HSSDR1 | tsu(cmdV-clkH) | 建立时间,在 MMC0_CLK 上升沿之前 MMC0_CMD 有效 | 1.8V | 2.15 | ns | |
| 3.3V | 2.24 | ns | ||||
| HSSDR2 | th(clkH-cmdV) | 保持时间,在 MMC0_CLK 上升沿之后 MMC0_CMD 有效 | 1.8V | 1.27 | ns | |
| 3.3V | 1.66 | ns | ||||
| HSSDR3 | tsu(dV-clkH) | 建立时间,在 MMC0_CLK 上升沿之前 MMC0_DAT[7:0] 有效 | 1.8V | 2.15 | ns | |
| 3.3V | 2.24 | ns | ||||
| HSSDR4 | th(clkH-dV) | 保持时间,在 MMC0_CLK 上升沿之后 MMC0_DAT[7:0] 有效 | 1.8V | 1.27 | ns | |
| 3.3V | 1.66 | ns | ||||
图 6-69 MMC0 - 高速 SDR 模式 - 接收模式| 编号 | 参数 | IO 工作 电压 |
最小值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| fop(clk) | 工作频率,MMC0_CLK | 50 | MHz | |||
| HSSDR5 | tc(clk) | 周期时间,MMC0_CLK | 20 | ns | ||
| HSSDR6 | tw(clkH) | 脉冲持续时间,MMC0_CLK 高电平 | 9.2 | ns | ||
| HSSDR7 | tw(clkL) | 脉冲持续时间,MMC0_CLK 低电平 | 9.2 | ns | ||
| HSSDR8 | td(clkL-cmdV) | 延迟时间,MMC0_CLK 下降沿到 MMC0_CMD 转换 | 1.8V | -1.55 | 3.05 | ns |
| 3.3V | -1.8 | 2.2 | ns | |||
| HSSDR9 | td(clkL-dV) | 延迟时间,MMC0_CLK 下降沿到 MMC0_DAT[7:0] 转换 | 1.8V | -1.55 | 3.05 | ns |
| 3.3V | -1.8 | 2.2 | ns | |||
图 6-70 MMC0 - 高速 SDR 模式 - 发送模式