ZHCSQL8B june   2022  – june 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. Revision History
  6. Device Comparison
    1. 5.1 Related Products
  7. Terminal Configuration and Functions
    1. 6.1 Pin Diagrams
    2. 6.2 Pin Attributes
      1.      12
      2.      13
    3. 6.3 Signal Descriptions
      1.      15
      2. 6.3.1  CPSW3G
        1. 6.3.1.1 MAIN Domain
          1.        18
          2.        19
          3.        20
          4.        21
      3. 6.3.2  CPTS
        1. 6.3.2.1 MAIN Domain
          1.        24
      4. 6.3.3  CSI-2
        1. 6.3.3.1 MAIN Domain
          1.        27
      5. 6.3.4  DDRSS
        1. 6.3.4.1 MAIN Domain
          1.        30
      6. 6.3.5  DSS
        1. 6.3.5.1 MAIN Domain
          1.        33
      7. 6.3.6  ECAP
        1. 6.3.6.1 MAIN Domain
          1.        36
          2.        37
          3.        38
      8. 6.3.7  Emulation and Debug
        1. 6.3.7.1 MAIN Domain
          1.        41
        2. 6.3.7.2 MCU Domain
          1.        43
      9. 6.3.8  EPWM
        1. 6.3.8.1 MAIN Domain
          1.        46
          2.        47
          3.        48
          4.        49
      10. 6.3.9  EQEP
        1. 6.3.9.1 MAIN Domain
          1.        52
          2.        53
          3.        54
      11. 6.3.10 GPIO
        1. 6.3.10.1 MAIN Domain
          1.        57
          2.        58
        2. 6.3.10.2 MCU Domain
          1.        60
      12. 6.3.11 GPMC
        1. 6.3.11.1 MAIN Domain
          1.        63
      13. 6.3.12 I2C
        1. 6.3.12.1 MAIN Domain
          1.        66
          2.        67
          3.        68
          4.        69
        2. 6.3.12.2 MCU Domain
          1.        71
        3. 6.3.12.3 WKUP Domain
          1.        73
      14. 6.3.13 MCAN
        1. 6.3.13.1 MAIN Domain
          1.        76
        2. 6.3.13.2 MCU Domain
          1.        78
          2.        79
      15. 6.3.14 MCASP
        1. 6.3.14.1 MAIN Domain
          1.        82
          2.        83
          3.        84
      16. 6.3.15 MCSPI
        1. 6.3.15.1 MAIN Domain
          1.        87
          2.        88
          3.        89
        2. 6.3.15.2 MCU Domain
          1.        91
          2.        92
      17. 6.3.16 MDIO
        1. 6.3.16.1 MAIN Domain
          1.        95
      18. 6.3.17 MMC
        1. 6.3.17.1 MAIN Domain
          1.        98
          2.        99
          3.        100
      19. 6.3.18 OLDI
        1. 6.3.18.1 MAIN Domain
          1.        103
      20. 6.3.19 OSPI
        1. 6.3.19.1 MAIN Domain
          1.        106
      21. 6.3.20 Power Supply
        1.       108
      22. 6.3.21 PRUSS
        1. 6.3.21.1 MAIN Domain
          1.        111
          2.        112
      23. 6.3.22 Reserved
        1.       114
      24. 6.3.23 System and Miscellaneous
        1. 6.3.23.1 Boot Mode Configuration
          1. 6.3.23.1.1 MAIN Domain
            1.         118
        2. 6.3.23.2 Clock
          1. 6.3.23.2.1 MCU Domain
            1.         121
          2. 6.3.23.2.2 WKUP Domain
            1.         123
        3. 6.3.23.3 System
          1. 6.3.23.3.1 MAIN Domain
            1.         126
          2. 6.3.23.3.2 MCU Domain
            1.         128
          3. 6.3.23.3.3 WKUP Domain
            1.         130
        4. 6.3.23.4 VMON
          1.        132
      25. 6.3.24 TIMER
        1. 6.3.24.1 MAIN Domain
          1.        135
        2. 6.3.24.2 MCU Domain
          1.        137
        3. 6.3.24.3 WKUP Domain
          1.        139
      26. 6.3.25 UART
        1. 6.3.25.1 MAIN Domain
          1.        142
          2.        143
          3.        144
          4.        145
          5.        146
          6.        147
          7.        148
        2. 6.3.25.2 MCU Domain
          1.        150
        3. 6.3.25.3 WKUP Domain
          1.        152
      27. 6.3.26 USB
        1. 6.3.26.1 MAIN Domain
          1.        155
          2.        156
    4. 6.4 Pin Connectivity Requirements
  8. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings for Devices which are not AEC - Q100 Qualified
    3. 7.3  ESD Ratings for AEC - Q100 Qualified Devices in the AMC Package
    4. 7.4  Power-On Hours (POH)
    5. 7.5  Recommended Operating Conditions
    6. 7.6  Operating Performance Points
    7. 7.7  Power Consumption Summary
    8. 7.8  Electrical Characteristics
      1. 7.8.1  I2C Open-Drain, and Fail-Safe (I2C OD FS) Electrical Characteristics
      2. 7.8.2  Fail-Safe Reset (FS RESET) Electrical Characteristics
      3. 7.8.3  High-Frequency Oscillator (HFOSC) Electrical Characteristics
      4. 7.8.4  Low-Frequency Oscillator (LFXOSC) Electrical Characteristics
      5. 7.8.5  SDIO Electrical Characteristics
      6. 7.8.6  LVCMOS Electrical Characteristics
      7. 7.8.7  OLDI LVDS (OLDI) Electrical Characteristics
      8. 7.8.8  CSI-2 (D-PHY) Electrical Characteristics
      9. 7.8.9  USB2PHY Electrical Characteristics
      10. 7.8.10 DDR Electrical Characteristics
    9. 7.9  VPP Specifications for One-Time Programmable (OTP) eFuses
      1. 7.9.1 Recommended Operating Conditions for OTP eFuse Programming
      2. 7.9.2 Hardware Requirements
      3. 7.9.3 Programming Sequence
      4. 7.9.4 Impact to Your Hardware Warranty
    10. 7.10 Thermal Resistance Characteristics
      1. 7.10.1 Thermal Resistance Characteristics for ALW and AMC Packages
    11. 7.11 Timing and Switching Characteristics
      1. 7.11.1 Timing Parameters and Information
      2. 7.11.2 Power Supply Requirements
        1. 7.11.2.1 Power Supply Slew Rate Requirement
        2. 7.11.2.2 Power Supply Sequencing
          1. 7.11.2.2.1 Power-Up Sequencing
          2. 7.11.2.2.2 Power-Down Sequencing
          3. 7.11.2.2.3 Partial IO Power Sequencing
      3. 7.11.3 System Timing
        1. 7.11.3.1 Reset Timing
        2. 7.11.3.2 Error Signal Timing
        3. 7.11.3.3 Clock Timing
      4. 7.11.4 Clock Specifications
        1. 7.11.4.1 Input Clocks / Oscillators
          1. 7.11.4.1.1 MCU_OSC0 Internal Oscillator Clock Source
            1. 7.11.4.1.1.1 Load Capacitance
            2. 7.11.4.1.1.2 Shunt Capacitance
          2. 7.11.4.1.2 MCU_OSC0 LVCMOS Digital Clock Source
          3. 7.11.4.1.3 WKUP_LFOSC0 Internal Oscillator Clock Source
          4. 7.11.4.1.4 WKUP_LFOSC0 LVCMOS Digital Clock Source
          5. 7.11.4.1.5 WKUP_LFOSC0 Not Used
        2. 7.11.4.2 Output Clocks
        3. 7.11.4.3 PLLs
        4. 7.11.4.4 Recommended System Precautions for Clock and Control Signal Transitions
      5. 7.11.5 Peripherals
        1. 7.11.5.1  CPSW3G
          1. 7.11.5.1.1 CPSW3G MDIO Timing
          2. 7.11.5.1.2 CPSW3G RMII Timing
          3. 7.11.5.1.3 CPSW3G RGMII Timing
        2. 7.11.5.2  CPTS
        3. 7.11.5.3  CSI-2
        4. 7.11.5.4  DDRSS
        5. 7.11.5.5  DSS
        6. 7.11.5.6  ECAP
        7. 7.11.5.7  Emulation and Debug
          1. 7.11.5.7.1 Trace
          2. 7.11.5.7.2 JTAG
        8. 7.11.5.8  EPWM
        9. 7.11.5.9  EQEP
        10. 7.11.5.10 GPIO
        11. 7.11.5.11 GPMC
          1. 7.11.5.11.1 GPMC and NOR Flash — Synchronous Mode
          2. 7.11.5.11.2 GPMC and NOR Flash — Asynchronous Mode
          3. 7.11.5.11.3 GPMC and NAND Flash — Asynchronous Mode
        12. 7.11.5.12 I2C
        13. 7.11.5.13 MCAN
        14. 7.11.5.14 MCASP
        15. 7.11.5.15 MCSPI
          1. 7.11.5.15.1 MCSPI — Controller Mode
          2. 7.11.5.15.2 MCSPI — Peripheral Mode
        16. 7.11.5.16 MMCSD
          1. 7.11.5.16.1 MMC0 - eMMC/SD/SDIO Interface
            1. 7.11.5.16.1.1  Legacy SDR Mode
            2. 7.11.5.16.1.2  High Speed SDR Mode
            3. 7.11.5.16.1.3  HS200 Mode
            4. 7.11.5.16.1.4  Default Speed Mode
            5. 7.11.5.16.1.5  High Speed Mode
            6. 7.11.5.16.1.6  UHS–I SDR12 Mode
            7. 7.11.5.16.1.7  UHS–I SDR25 Mode
            8. 7.11.5.16.1.8  UHS–I SDR50 Mode
            9. 7.11.5.16.1.9  UHS–I DDR50 Mode
            10. 7.11.5.16.1.10 UHS–I SDR104 Mode
          2. 7.11.5.16.2 MMC1/MMC2 - SD/SDIO Interface
            1. 7.11.5.16.2.1 Default Speed Mode
            2. 7.11.5.16.2.2 High Speed Mode
            3. 7.11.5.16.2.3 UHS–I SDR12 Mode
            4. 7.11.5.16.2.4 UHS–I SDR25 Mode
            5. 7.11.5.16.2.5 UHS–I SDR50 Mode
            6. 7.11.5.16.2.6 UHS–I DDR50 Mode
            7. 7.11.5.16.2.7 UHS–I SDR104 Mode
        17. 7.11.5.17 OLDI
          1. 7.11.5.17.1 OLDI0 Switching Characteristics
        18. 7.11.5.18 OSPI
          1. 7.11.5.18.1 OSPI0 PHY Mode
            1. 7.11.5.18.1.1 OSPI0 With PHY Data Training
            2. 7.11.5.18.1.2 OSPI0 Without Data Training
              1. 7.11.5.18.1.2.1 OSPI0 PHY SDR Timing
              2. 7.11.5.18.1.2.2 OSPI0 PHY DDR Timing
          2. 7.11.5.18.2 OSPI0 Tap Mode
            1. 7.11.5.18.2.1 OSPI0 Tap SDR Timing
            2. 7.11.5.18.2.2 OSPI0 Tap DDR Timing
        19. 7.11.5.19 PRUSS
          1. 7.11.5.19.1 PRUSS Programmable Real-Time Unit (PRU)
            1. 7.11.5.19.1.1 PRUSS PRU Direct Output Mode Timing
            2. 7.11.5.19.1.2 PRUSS PRU Parallel Capture Mode Timing
            3. 7.11.5.19.1.3 PRUSS PRU Shift Mode Timing
          2. 7.11.5.19.2 PRUSS Industrial Ethernet Peripheral (IEP)
            1. 7.11.5.19.2.1 PRUSS IEP Timing
          3. 7.11.5.19.3 PRUSS Universal Asynchronous Receiver Transmitter (UART)
            1. 7.11.5.19.3.1 PRUSS UART Timing
          4. 7.11.5.19.4 PRUSS Enhanced Capture Peripheral (ECAP)
            1. 7.11.5.19.4.1 PRUSS ECAP Timing
        20. 7.11.5.20 Timers
        21. 7.11.5.21 UART
        22. 7.11.5.22 USB
  9. Detailed Description
    1. 8.1 Overview
    2. 8.2 Processor Subsystems
      1. 8.2.1 Arm Cortex-A53 Subsystem
      2. 8.2.2 Device/Power Manager
      3. 8.2.3 Arm Cortex-M4F
    3. 8.3 Accelerators and Coprocessors
      1. 8.3.1 Graphics Processing Unit (GPU)
      2. 8.3.2 Programmable Real-Time Unit Subsystem (PRUSS)
    4. 8.4 Other Subsystems
      1. 8.4.1 Dual Clock Comparator (DCC)
      2. 8.4.2 Data Movement Subsystem (DMSS)
      3. 8.4.3 Memory Cyclic Redundancy Check (MCRC)
      4. 8.4.4 Peripheral DMA Controller (PDMA)
      5. 8.4.5 Real-Time Clock (RTC)
    5. 8.5 Peripherals
      1. 8.5.1  Gigabit Ethernet Switch (CPSW3G)
      2. 8.5.2  Camera Streaming Interface Receiver (CSI_RX_IF)
      3. 8.5.3  DDR Subsystem (DDRSS)
      4. 8.5.4  Display Subsystem (DSS)
      5. 8.5.5  Enhanced Capture (ECAP)
      6. 8.5.6  Error Location Module (ELM)
      7. 8.5.7  Enhanced Pulse Width Modulation (EPWM)
      8. 8.5.8  Error Signaling Module (ESM)
      9. 8.5.9  Enhanced Quadrature Encoder Pulse (EQEP)
      10. 8.5.10 General-Purpose Interface (GPIO)
      11. 8.5.11 General-Purpose Memory Controller (GPMC)
      12. 8.5.12 Global Timebase Counter (GTC)
      13. 8.5.13 Inter-Integrated Circuit (I2C)
      14. 8.5.14 Modular Controller Area Network (MCAN)
      15. 8.5.15 Multichannel Audio Serial Port (MCASP)
      16. 8.5.16 Multichannel Serial Peripheral Interface (MCSPI)
      17. 8.5.17 Multi-Media Card Secure Digital (MMCSD)
      18. 8.5.18 Octal Serial Peripheral Interface (OSPI)
      19. 8.5.19 Timers
      20. 8.5.20 Universal Asynchronous Receiver/Transmitter (UART)
      21. 8.5.21 Universal Serial Bus Subsystem (USBSS)
  10. Applications, Implementation, and Layout
    1. 9.1 Device Connection and Layout Fundamentals
      1. 9.1.1 Power Supply
        1. 9.1.1.1 Power Supply Designs
        2. 9.1.1.2 Power Distribution Network Implementation Guidance
      2. 9.1.2 External Oscillator
      3. 9.1.3 JTAG, EMU, and TRACE
      4. 9.1.4 Reset
      5. 9.1.5 Unused Pins
    2. 9.2 Peripheral- and Interface-Specific Design Information
      1. 9.2.1 DDR Board Design and Layout Guidelines
      2. 9.2.2 OSPI/QSPI/SPI Board Design and Layout Guidelines
        1. 9.2.2.1 No Loopback, Internal PHY Loopback, and Internal Pad Loopback
        2. 9.2.2.2 External Board Loopback
        3. 9.2.2.3 DQS (only available in Octal SPI devices)
      3. 9.2.3 USB VBUS Design Guidelines
      4. 9.2.4 System Power Supply Monitor Design Guidelines
      5. 9.2.5 High Speed Differential Signal Routing Guidance
      6. 9.2.6 Thermal Solution Guidance
  11. 10Device and Documentation Support
    1. 10.1 Device Nomenclature
      1. 10.1.1 Standard Package Symbolization
      2. 10.1.2 Device Naming Convention
    2. 10.2 Tools and Software
    3. 10.3 Documentation Support
    4. 10.4 支持资源
    5. 10.5 Trademarks
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11Mechanical, Packaging, and Orderable Information
    1. 11.1 Packaging Information

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • ALW|425
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

处理器内核:

  • 多达四核 64 位 Arm® Cortex®-A53 微处理器子系统,性能高达 1.4GHz
    • 四核 Cortex-A53 集群(具有 512KB L2 共享缓存,包括 SECDED ECC)
    • 每个 A53 内核包含具有 SECDED ECC 功能的 32KB L1 DCache 和具有奇偶校验保护的 32KB L1 ICache
  • 频率高达 400MHz 的单核 Arm® Cortex®-M4F MCU
    • 具有 SECDED ECC 的 256KB SRAM
  • 专用器件/电源管理器

多媒体:

  • 显示子系统
    • 双显示支持
    • 每个显示屏 1920x1080 @ 60fps
    • 1 个 2048x1080 + 1 个 1280x720
    • 高达 165MHz 的像素时钟支持,每个显示屏具有独立 PLL
    • OLDI(4 通道 LVDS - 2x)和 DPI(24 位 RGB LVCMOS)
    • 支持定帧检测和 MISR 数据检查等安全功能
  • 3D 图形处理单元
    • 每个时钟 1 个像素或更高
    • 填充率大于 500 百万像素/秒
    • >500 百万像素/秒,>8 个 GFLOP
    • 支持至少 2 个合成层
    • 支持高达 2048x1080 @60fps 的分辨率
    • 支持 ARGB32、RGB565 和 YUV 格式
    • 支持 2D 图形
    • OpenGL ES 3.1、Vulkan 1.2
  • 一个 4 通道摄像头串行接口 (CSI-Rx) 以及 DPHY
    • 符合 MIPI® CSI-2 v1.3 标准 + MIPI D-PHY 1.2
    • 支持高达 2.5Gbps 的 1、1、3 或 4 数据通道模式
    • ECC 验证/校正和 RAM 上的 CRC 校验+ ECC
    • 虚拟通道支持(多达 16 个)
    • 能够通过 DMA 将流数据直接写入 DDR

存储器子系统:

  • 高达 816KB 的片上 RAM
    • 具有 SECDED ECC 的 64KB 片上 RAM (OCSRAM),可以分为更小的存储器组,以 32KB 为增量递增,最多可支持 2 个独立的存储器组
    • SMS 子系统中具有 SECDED ECC 的 256KB 片上 RAM
    • SMS 子系统中具有 SECDED ECC 的 176KB 片上 RAM,用于 TI 安全固件
    • Cortex-M4F MCU 子系统中具有 SECDED ECC 的 256KB 片上 RAM
    • 器件/电源管理器子系统中具有 SECDED ECC 的 64KB 片上 RAM
  • DDR 子系统 (DDRSS)
    • 支持 LPDDR4、DDR4 存储器类型
    • 具有内联 ECC 的 16 位数据总线
    • 支持高达 1600MT/s 的速度
    • 最大可寻址范围
      • 8GB(对于 DDR4)
      • 4GB(对于 LPDDR4)

功能安全:

  • 以符合功能安全标准为目标 [工业]
    • 专为功能安全应用开发
    • 将提供相关文档来协助进行符合 IEC 61508 标准的功能安全系统设计
    • 致力于让系统能力达到 SIL-3 级
    • 致力于让硬件完整性高达 SIL-2 级
    • 安全相关认证
      • 计划通过 TUV SUD 的 IEC 61508 认证
  • 以符合功能安全标准为目标 [汽车]
    • 专为功能安全应用开发
    • 将提供相关文档来协助进行符合 ISO 26262 标准的功能安全系统设计
    • 系统可满足 ASIL D 等级要求
    • 以硬件完整性高达 ASIL B 级为目标
    • 安全相关认证
      • 计划通过 TUV SUD 的 ISO 26262 认证
  • 符合 AEC-Q100 标准

信息安全:

  • 支持安全启动
    • 硬件强制可信根 (ROT)
    • 支持通过备用密钥转换 RoT
    • 支持接管保护、IP 保护和防回滚保护
  • 支持可信执行环境 (TEE)
    • 基于 Arm TrustZone® 的 TEE
    • 可实现隔离的广泛防火墙支持
    • 安全监视器/计时器/IPC
    • 安全存储支持
    • 支持回放保护存储器块 (RPMB)
  • 具有用户可编程 HSM 内核的专用安全控制器以及用于隔离式处理的专用安全 DMA 和 IPC 子系统
  • 支持加密加速
    • 会话感知型加密引擎可基于输入数据流自动切换密钥材料
      • 支持加密内核
    • AES – 128/192/256 位密钥大小
    • SHA2 – 224/256/384/512 位密钥大小
    • 具有真随机数生成器的 DRBG
    • 可在 RSA/ECC 处理中提供帮助的 PKA(公钥加速器),支持安全启动
  • 调试安全性
    • 受安全软件控制的调试访问
    • 安全感知调试

PRU 子系统:

  • 运行频率高达 333MHz 的双核可编程实时单元子系统 (PRUSS)
  • 用于驱动 GPIO 以实现周期精确的协议,例如:
    • 通用输入/输出 (GPIO)
    • UART
    • I2C
    • 外部 ADC
  • 每个 PRU 16KB 程序存储器,具有 SECDED ECC
  • 每个 PRU 8KB 数据存储器,具有 SECDED ECC
  • 具有 SECDED ECC 的 32KB 通用存储器
  • CRC32/16 硬件加速器
  • 具有 3 组 30 x 32 位寄存器的暂存存储器
  • 1 个工业 64 位计时器,具有 9 个捕捉事件和 16 个比较事件以及慢速和快速补偿
  • 1 个中断控制器 (INTC),至少支持 64 个输入事件

高速接口:

  • 支持集成以太网交换机(总共 2 个外部端口)
    • RMII (10/100) 或 RGMII (10/100/1000)
    • IEEE1588(附件 D、E 和 F,及 802.1AS PTP)
    • 第 45 条 MDIO PHY 管理规范
    • 基于 ALE 引擎的数据包分类器,具有 512 个分类器
    • 基于优先级的流量控制
    • 时间敏感型网络 (TSN) 支持
    • 四个 CPU 硬件中断节奏
    • 硬件中的 IP/UDP/TCP 校验和卸载
  • 两个 USB2.0 端口
    • 可配置为 USB 主机、USB 外设或 USB 双角色器件(DRD 模式)的端口
    • 集成了 USB VBUS 检测
    • 支持通过 USB 进行跟踪

通用连接:

  • 9 个通用异步接收器/发送器 (UART)
  • 5 个串行外设接口 (SPI) 控制器
  • 6 个内部集成电路 (I2C) 端口
  • 3 个多通道音频串行端口 (McASP)
    • 高达 50MHz 的发送和接收时钟
    • 3 个 McASP 上具有多达 16/10/6 个串行数据引脚并具有独立的 TX 和 RX 时钟
    • 支持时分多路复用 (TDM)、内部 IC 声音 (I2S) 和类似格式
    • 支持数字音频接口传输(SPDIF、IEC60958-1 和 AES-3 格式)
    • 用于发送和接收的 FIFO 缓冲器(256 字节)
    • 支持音频基准输出时钟
  • 3 个增强型 PWM 模块 (ePWM)
  • 3 个增强型正交编码器脉冲模块 (eQEP)
  • 3 个增强型捕捉模块 (eCAP)
  • 通用 I/O (GPIO),所有 LVCMOS I/O 均可配置为 GPIO
  • 3 个支持 CAN-FD 的控制器局域网 (CAN) 模块
    • 符合 CAN 协议 2.0A、B 和 ISO 11898-1 标准
    • 完全支持 CAN FD(最多 64 个数据字节)
    • 消息 RAM 的奇偶校验/ECC 检查
    • 速度高达 8Mbps

媒体和数据存储:

  • 3 个多媒体卡/安全数字® (MMC/SD®) 接口
    • 1 个 8 位 eMMC 接口,速度高达 HS200
    • 2 个高达 UHS-I 的 4 位 SD/SDIO 接口
    • 与 eMMC 5.1、SD 3.0 和 SDIO 3.0 版兼容
  • 1 个高达 133MHz 的通用存储器控制器 (GPMC)
    • 灵活的 8 位和 16 位异步存储器接口,具有多达四个芯片(22 位地址)选择(NAND、NOR、Muxed-NOR 和 SRAM)
    • 使用 BCH 代码,支持 4 位、8 位或 16 位 ECC
    • 使用海明码来支持 1 位 ECC
    • 错误定位器模块 (ELM)
      • 与 GPMC 配合使用,以找到来自伴随多项式的数据错误(在使用 BCH 算法时生成)的地址
      • 根据 BCH 算法,支持 4 位、8 位和 16 位每 512 字节块错误定位
  • 具有 DDR/SDR 支持的 OSPI/QSPI
    • 支持串行 NAND 和串行 NOR 闪存器件
    • 支持 4GB 存储器地址
    • 具有可选实时加密的 XIP 模式

电源管理:

  • 器件/电源管理器支持多种低功耗模式
    • 部分 IO 支持 CAN/GPIO/UART 唤醒
    • DeepSleep
    • 仅 MCU
    • 待机
    • Cortex-A53 的动态频率缩放

优化的电源管理解决方案:

  • 推荐的 TPS65219 电源管理 IC (PMIC)
    • 专为满足器件电源要求而设计的配套 PMIC
    • 灵活的映射和出厂编程配置,支持多种不同的用例

引导选项:

  • UART
  • I2C EEPROM
  • OSPI/QSPI 闪存
  • GPMC NOR/NAND 闪存
  • NAND 串行闪存
  • SD 卡
  • eMMC
  • 从大容量存储设备进行 USB(主机)引导
  • 从外部主机进行 USB(设备)引导(DFU 模式)
  • 以太网

技术/封装:

  • 16nm 技术
  • 13mm x 13mm、0.5mm 间距、425 引脚 FCCSP BGA (ALW)
  • 17.2mm x 17.2mm、0.8mm 间距、441 引脚 FCBGA (AMC)