ZHCST73B May   2025  – April 2026 ADS9326 , ADS9327

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  热性能信息
    4. 6.4  建议运行条件
    5. 6.5  电气特性 
    6. 6.6  电气特性:AVDD = 5V
    7. 6.7  电气特性:AVDD = 3.3V
    8. 6.8  时序要求
    9. 6.9  开关特性
    10. 6.10 时序图
    11. 6.11 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
      2. 7.3.2 参考
        1. 7.3.2.1 内部基准
          1. 7.3.2.1.1 具有 5V AVDD 的可选内部基准
        2. 7.3.2.2 外部基准
        3. 7.3.2.3 采用外部基准缓冲器的外部基准
      3. 7.3.3 突发采样操作
      4. 7.3.4 ADC 传递函数
      5. 7.3.5 可编程数据平均滤波器
        1. 7.3.5.1 简单平均
          1. 7.3.5.1.1 使用非连续 CONVST 的简单平均
        2. 7.3.5.2 移动平均值
      6. 7.3.6 通道平均
      7. 7.3.7 共模电压输出
      8. 7.3.8 输出数据接口上的 CRC
      9. 7.3.9 ADC 输出数据随机数发生器
    4. 7.4 器件功能模式
      1. 7.4.1 复位
      2. 7.4.2 正常运行
      3. 7.4.3 低延时模式
      4. 7.4.4 CS-CONVST 短接模式
      5. 7.4.5 寄存器读取模式
      6. 7.4.6 初始化序列
    5. 7.5 编程
      1. 7.5.1  数据接口
      2. 7.5.2  数据帧宽度
      3. 7.5.3  SPI 模式
      4. 7.5.4  CONVST 反相
      5. 7.5.5  SCLK 回波模式
      6. 7.5.6  菊花链模式
      7. 7.5.7  寄存器操作的 SPI 帧长度
      8. 7.5.8  寄存器映射锁定
      9. 7.5.9  寄存器写入
      10. 7.5.10 寄存器读取
  9. 寄存器映射
    1. 8.1 寄存器组 0
    2. 8.2 寄存器组 1
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 模拟 1VPP 正弦-余弦编码器接口
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 机械数据

封装选项

机械数据 (封装 | 引脚)
  • VAE|22
散热焊盘机械数据 (封装 | 引脚)
订购信息

参考

ADS932x 器件内部具有一个精密的低漂移电压基准。为了获得出色性能,可通过将 1µF 陶瓷旁路电容器连接到 REFIO 引脚来过滤内部基准噪声。如 表 7-1 中所述,上电时内部基准源处于活动状态。

表 7-1 基准源选择
PD_REF 寄存器值 ADC 基准源
00b(默认值) 内部基准处于活动状态。
01b 保留。
10b 内部基准处于活动状态。
11b 内部基准处于非活动状态。使用 REFIO(引脚 9)强制使用外部基准。