ZHCAAL0B April   2019  – August 2021 AFE7769 , AFE7799

 

  1.   商标
  2. 1术语
  3. 2DPD 简介
  4. 3DPD 的基本构建块
    1. 3.1 基本 DPD 系统构建块
    2. 3.2 DPD 环路分析
  5. 4利用 AFE77xx 实现 DPD 系统
    1.     8
    2. 4.1 AFE77xx 发送器路径概述
    3. 4.2 AFE77xx 反馈观测接收器路径概述
  6. 5AFE77xx 中 DPD 系统的概要实现方式
    1. 5.1 时域双工系统概述
    2. 5.2 训练序列生成
    3. 5.3 AFE77xx 中的特殊 TDD 功能
  7. 6TX/FB 的延迟
    1. 6.1 TX 链中的延迟块
    2. 6.2 TXLO 和 FBNCO 频率偏移
  8. 7反馈抗混叠滤波
  9. 8TX 正交调制器校正 (QMC) 交互
  10. 9修订历史记录

AFE77xx 中的特殊 TDD 功能

在 AFE77xx 集成式收发器中,可使用外部 GPIO 于 TDD 期间切换发送器、反馈和接收器的待机和工作模式。进行 TDD 切换有两方面的目的:

  1. 在必要的时段只激活必要的块,并将不必要的块置于待机模式,以减少器件的整体功耗。例如,在 DL 时段,AFE77xx 中的流量接收器可置于待机模式。而在 UL 时段,流量发送器和 FB 接收器可置于待机模式。TI 将各块的唤醒和待机时间设计在 2µs 之内,短于各种 TDD 情况下的典型保护频带。
  2. 在 JESD204B/C 串行链路中,流量接收器和 FB 接收器均有有效的 SERDES 发送器通道(STX1 到 STX8),时间段中可共享 STX 通道,以减少高速 SERDES 端口的整体使用情况。这样可减少系统整体成本,因为可减少所需 SERDES 通道的数量。

表 5-1 所示为 AFE77xx 在 TDD 模式下使用的外部 GPIO。共有 5 个 GPIO 用于在下行链路和上行链路 TDD 模式之间进行切换:TXEN1、TXEN2、RXEN1、RXEN2 和 1FBEN。

表 5-1 TDD 模式下的器件状态
TDD 模式TXEN1/TXEN2RXEN1/RXEN21FBEN发送器模式接收器模式反馈模式
下行链路101工作待机工作
上行链路010待机工作待机

对 TDD GPIO 的控制并不相互排斥,因此上行链路和下行链路模式可以同时处于待机或工作状态。例如,在一些特殊应用场合,整体流量很少(例如在远程区域的夜间时段,无线电的一些通道可置于节能模式)。

在减少 SERDES 高速端口整体数量方面,FB 和 RX ADC 可以分时使用 SERDES 通道,从而有效减少在 FPGA 和 AFE77xx 中使用的 SERDES 资源。SERDES 通道上的信息可根据 RXEN1/RXEN2 和 1FBEN GPIO 的状态在反馈 ADC 和接收器 ADC 之间动态切换。表 5-2 对此进行了总结。

表 5-2 RX/FB 状态与 GPIO
RXEN1/RXEN21FBENRX 链FB 链串行器/解串器通道至
10打开关闭RX
01关闭打开FB
11开/关开/关基于可编程 SPI 配置,RX/FB (2)
00关闭关闭
(1,1) 可以是 (1,0) 或 (0,1)