AFE7769DEVM
AFE7769D 具有双反馈路径和 CFR/DPD 的四通道射频收发器评估模块
AFE7769DEVM
概述
AFE7769D 评估模块 (EVM) 是一个面向 AFE7769D 集成射频 (RF) 收发器的开发平台。AFE7769D 是一款高性能、多通道、四发送、四接收、双反馈 (4T4R2FB) 收发器。它具有一个集成的低功耗数字预失真 (DPD) 引擎和波峰因数抑制 (CFR) 功能,可实现功率放大器 (PA) 线性化并降低峰均比 (PAR)。
发送器链和接收器链的高动态范围可使无线基站生成和接收 2G、3G、4G 和 5G 信号,射频范围为 600MHz 至 6GHz。集成的 PA 非线性估算器和校正器提供了灵活高效的 DPD 解决方案,适用于不同 PA 输出功率级别和频段的 PA 线性化。集成的 DPD 引擎可在高达 750MHz 的扩展带宽内校正瞬时带宽高达 300MHz 的信号因 PA 非线性而导致的失真。
AFE7769D 集成了八个兼容 JESD204B/C 接口的串行器/解串器收发器,它们能够以高达 29.5Gbps 的速率运行,并通过板载 FPGA 夹层卡 (FMC) 连接器发送和接收数字数据。该设计可与我们的模式/采集卡解决方案(TSW14J58EVM,单独出售)以及许多现场可编程门阵列 (FPGA) 开发套件相连接。
AFE7769DEVM 包括 LMK04828 时钟发生器,用于为模拟前端 (AFE) 和采集卡 (FPGA) 提供参考时钟和系统参考 (SYSREF)。该 EVM 利用单个 6V 输入工作,且包括完整的电源管理。外部时钟选项包括馈送参考时钟(用于片上锁相环 (PLL))或通道频率(用于 2x LO)支持。
附带的软件是基于 Python 的软件工具,可用于在用户定义的模式下配置 AFE7769D。这些配置可以保存为 .xls 或 .json 格式,也称为配置文件。随后,应用板中的主机(FPGA 或 ASIC)可以使用该配置文件来启动 AFE7769D。当 AFE7769DEVM 连接到 PC 时,该软件还可用于配置该 EVM。未连接 EVM 时,Latte 可在仿真模式下运行。
特性
- 评估 AFE77xxD 集成收发器系列器件
- 符合 JESD204B/C 标准的简化数字接口;支持高达 29.5Gbps 的通道速率
- 集成的 DPD 和 CFR 引擎用于实现 PA 线性化和 PAR
- 板载时钟解决方案,带有可选外部馈送
- 板载电源管理方案
立即订购并开发
AFE7769D-35EVM — AFE7769D 具有双反馈路径和 CFR/DPD 的四通道射频收发器评估模块
技术文档
类型 | 标题 | 下载最新的英文版本 | 日期 | |||
---|---|---|---|---|---|---|
证书 | AFE7769D-MBEVM EU Declaration of Conformity (DoC) | 2024年 10月 14日 | ||||
证书 | AFE7769D-18EVM EU Declaration of Conformity (DoC) | 2024年 1月 31日 | ||||
证书 | AFE7769D-LBEVM EU Declaration of Conformity (DoC) | 2024年 1月 31日 | ||||
证书 | AFE7769D-21EVM EU Declaration of Conformity (DoC) | 2024年 1月 31日 | ||||
证书 | AFE7769D-26EVM EU Declaration of Conformity (DoC) | 2024年 1月 31日 | ||||
证书 | AFE7769D-49EVM EU Declaration of Conformity (DoC) | 2024年 1月 31日 | ||||
证书 | AFE7769DEVM EU RoHS Declaration of Conformity (DoC) | 2022年 11月 3日 |