UCC21521
- Universal: dual low-side, dual high-side or half-bridge driver
- Operating temperature range –40 to +125°C
- Switching parameters:
- 19-ns typical propagation delay
- 10-ns minimum pulse width
- 5-ns maximum delay matching
- 6-ns maximum pulse-width distortion
- Common-mode transient immunity (CMTI) greater than 100 V/ns
- Surge immunity up to 12.8 kV
- Isolation barrier life >40 years
- 4-A peak source, 6-A peak sink output
- TTL and CMOS compatible inputs
- 3-V to 18-V input VCCI range to interface with both digital and analog controllers
- Up to 25-V VDD output drive supply
- 5-V, 8-V, 12-V VDD UVLO options
- Programmable overlap and dead time
- Rejects input pulses and noise transients shorter than 5 ns
- Fast enable for power sequencing
- Wide body SOIC-16 (DW) package
- Safety-related certifications:
- 8000-VPK reinforced isolation per DIN V VDE V 0884-11:2017-01
- 5700-VRMS Isolation for 1 minute per UL 1577
- CSA certification per IEC 60950-1, IEC 62368-1, IEC 61010-1 and IEC 60601-1 end equipment standards
- CQC certification per GB4943.1-2011
The UCC21521 is an isolated dual-channel gate driver with 4-A source and 6-A sink peak current. It is designed to drive power MOSFETs, IGBTs, and SiC MOSFETs up to 5-MHz with best-in-class propagation delay and pulse-width distortion.
The input side is isolated from the two output drivers by a 5.7-kVRMS reinforced isolation barrier, with a minimum of 100-V/ns common-mode transient immunity (CMTI). Internal functional isolation between the two secondary-side drivers allows a working voltage of up to 1500 VDC.
Every driver can be configured as two low-side drivers, two high-side drivers, or a half-bridge driver with programmable dead time (DT). The EN pin pulled low shuts down both outputs simultaneously and allows for normal operation when left open or pulled high. As a fail-safe measure, primary-side logic failures force both outputs low.
The device accepts VDD supply voltages up to 25 V. A wide input VCCI range from 3 V to 18 V makes the driver suitable for interfacing with both analog and digital controllers. All the supply voltage pins have under voltage lock-out (UVLO) protection.
With all these advanced features, the UCC21521 enables high efficiency, high power density, and robustness in a wide variety of power applications.
기술 자료
| 유형 | 직함 | 날짜 | ||
|---|---|---|---|---|
| * | Data sheet | UCC21521 4-A, 6-A, 5.7-kVRMS Isolated Dual-Channel Gate Driver with Enable datasheet (Rev. B) | PDF | HTML | 2021/12/08 |
| Certificate | VDE Certificate for Reinforced Isolation for DIN EN IEC 60747-17 (Rev. Y) | 2025/09/22 | ||
| Certificate | UL Certification E181974 Vol 4. Sec 7 (Rev. D) | 2025/09/08 | ||
| Certificate | UCC215xx CQC Certificate of Product Certification | 2023/08/17 | ||
| Certificate | UCC21520 CQC Certificate of Product Certification (Rev. A) | 2023/08/16 | ||
| Application brief | The Use and Benefits of Ferrite Beads in Gate Drive Circuits | PDF | HTML | 2021/12/16 | |
| Certificate | FPPT2 - Nonoptical Isolating Devices UL 1577 Certificate of Compliance | 2021/10/26 | ||
| Application brief | External Gate Resistor Selection Guide (Rev. A) | 2020/02/28 | ||
| Application brief | Understanding Peak IOH and IOL Currents (Rev. A) | 2020/02/28 | ||
| Certificate | CSA Product Certificate (Rev. A) | 2019/08/15 | ||
| Technical article | Why capacitive isolation: a vital building block for sensors in smart cities | PDF | HTML | 2018/01/16 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
UCC21520EVM-286 — UCC21520 4A/6A 절연 듀얼 채널 게이트 드라이버 평가 모듈
UCC21520EVM-286은 4A 소스 및 6A 싱크 피크 전류 용량을 지원하는 절연 듀얼 채널 게이트 드라이버인 UCC21520DW를 평가하기 위해 설계되었습니다. 이 EVM은 UCC21520 핀 기능 식별, 부품 선택 가이드 및 PCB 레이아웃 예시를 포함해 전원 MOSFET, IGBT, SiC MOSFET 전원을 구동하기 위한 레퍼런스 설계로 사용할 수 있습니다.
UCC21521CEVM-286 — UCC21521C 4A/6A 절연 듀얼 채널 게이트 드라이버 평가 모듈
UCC21521CEVM-286은 4A 소스 및 6A 싱크 피크 전류, 12V UVLO 및 인에이블(액티브 하이) 기능을 갖춘 절연 이중 채널 게이트 드라이버인 UCC21521CDW를 평가하기 위해 설계되었습니다. 이 EVM은 UCC21521C 핀 기능 식별, 부품 선택 가이드 및 PCB 레이아웃 예시를 포함해 전원 MOSFET, IGBT, SiC MOSFET 전원을 구동하기 위한 레퍼런스 설계로 사용할 수 있습니다.
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
| 패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
|---|---|---|
| SOIC (DW) | 16 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.