封装信息
| 封装 | 引脚 TSSOP (PW) | 16 |
| 工作温度范围 (°C) -40 to 85 |
| 包装数量 | 包装 2,000 | LARGE T&R |
CDCE925 的特性
- 可编程时钟发生器系列器件
- CDCEx913:1PLL,3 个输出
- CDCEx925:2PLL,5 个输出
- CDCEx925:3PLL,7 个输出
- CDCEx949:4PLL,9 个输出
- 系统内可编程和 EEPROM
- 串行可编程易失性寄存器
- 用于存储客户设置的非易失性 EEPROM
- 灵活的输入计时理念
- 外部晶体:8MHz 至 32MHz
- 片上 VCXO:拉动范围 ±150ppm
- 高达 160MHz 的单端 LVCMOS
- 高达 230MHz 的自由可选输出频率
- 低噪声 PLL 内核
- 已集成的 PLL 环路滤波器组件
- 低电平周期抖动(典型值 60ps)
- 独立的输出电源引脚
- CDCE925:3.3V 和 2.5V
- CDCEL925:1.8V
- 灵活的时钟驱动器
- 三个用户可定义的控制输入 [S0/S1/S2],例如 SSC 选择、频率切换、输出使能或断电
- 为视频、音频、USB、IEEE1394、RFID、Bluetooth、WLAN、Ethernet™ 和 GPS 生成高精度时钟
- 生成适用于 TI- DaVinci™、OMAP™ 和 DSP 的常见时钟频率
- 可编程 SSC 调制
- 启用 0PPM 时钟生成功能
- 1.8V 器件电源
- 宽温度范围:-40°C 至 85°C
- 采用 TSSOP 封装
- 适用于简易 PLL 设计和编程的开发和编程套件 TI (Pro-Clock™)
CDCE925 的说明
CDCE925 和 CDCEL925 是基于 PLL 的低成本、高性能、模块化可编程时钟合成器、倍频器和分频器。CDCE925 和 CDCEL925 最多可从单个输入频率中生成五个输出时钟。借助最多两个独立的可配置 PLL,可在系统内针对任何时钟频率(最高可达 230MHz)对每个输出进行编程。
CDCEx925 具有单独的输出电源引脚 (VDDOUT),对于 CDCEL925,此引脚上的电压为 1.8V,而对于 CDCE925,此引脚上的电压为 2.5V 至 3.3V。
该输入接受一个外部晶体或 LVCMOS 时钟信号。如果使用了晶体输入,对于大多数应用来说,一个片上负载电容器就足够了。负载电容器的值可在 0pF 至 20pF 的范围内进行编程。此外,还可以选择片上 VCXO,从而使输出频率与外部控制信号(即 PWM 信号)同步。
深 M/N 分频比允许从例如 27MHz 基准输入频率生成 0ppm 音频/视频、网络(WLAN、BlueTooth、以太网、GPS)或接口(USB、IEEE1394、Memory Stick)时钟。
所有 PLL 均支持 SSC(展频时钟)。SSC 可以是中心扩频或向下扩频时钟,这是降低电磁干扰 (EMI) 的常用技术。
根据 PLL 频率和分频器设置,将自动调整内部环路滤波器元件以实现高稳定性,并优化每个 PLL 的抖动传输特性。
为了轻松实现器件自定义来满足应用需要,该器件支持使用非易失性 EEPROM 进行编程。该器件预设为采用默认出厂配置,在安装于印刷电路板 (PCB) 前,该器件可重新编程为不同的应用配置,或者通过系统内编程进行重新编程。所有器件设置均可通过 SDA/SCL 总线(一种二线制串行接口)进行编程。
三个可自由编程的控制输入 S0、S1 和 S2 可用于选择不同的频率或更改 SSC 设置以降低 EMI,或用于其他控制功能,例如输出禁用为低电平、输出处于高阻抗状态、断电、PLL 旁路等。
CDCx925 在 1.8V 环境下工作,工作温度范围为 –40°C 至 85°C。