返回页首

产品详细信息

参数

Function Single-ended Additive RMS jitter (Typ) (fs) 370 Output frequency (Max) (MHz) 52 Number of outputs 2 VCC out (V) 1.8 VCC core (V) 1.8 Output skew (ps) 500 Features 1:2 fanout Operating temperature range (C) -40 to 85 Rating Catalog Output type SQUARE Input type SINE, SQUARE open-in-new 查找其它 时钟缓冲器

封装|引脚|尺寸

DSBGA (YFP) 8 - DSBGA (YFP) 8 0 mm² .8 x 1.6 open-in-new 查找其它 时钟缓冲器

特性

  • 低附加噪声:
    • 10kHz 偏移相位噪声时为 –149dBc/Hz
    • 0.37ps (RMS) 输出抖动
  • 限制输出转换率可降低 EMI
    (对于 10pF 至 50pF 的负载,上升/下降时间为 1ns 至 5ns)
  • 自适应输出级控制反射
  • 稳压 1.8V 外部可用 I/O 电源
  • 超小型 8 凸点 YFP 0.4mm 间距 WCSP
    (0.8mm × 1.6mm)
  • ESD 性能超过 JESD 22
    • 2000V 人体放电模型 (A114-A)
    • 1000V 带电器件模型
      (JESD22-C101-A III 级)

All trademarks are the property of their respective owners.

open-in-new 查找其它 时钟缓冲器

描述

CDC3RL02 是一款双通道时钟扇出缓冲器,非常适用于需要时钟缓冲且具有最小附加相位噪声和扇出功能的便携式终端设备(如手机)。该器件将温度补偿晶体振荡器 (TCXO) 等单个主时钟缓冲至多个外设。该器件具有两个时钟请求输入(CLK_REQ1 和 CLK_REQ2),其中每个输入均支持单个时钟输出。

CDC3RL02 在主时钟输入 (MCLK_IN) 处接受方波或正弦波,无需交流耦合电容器。可接受的最小正弦波为 0.3V 信号(峰峰值)。CDC3RL02 旨在提供极小的通道间偏差、附加输出抖动和附加相位噪声。自适应时钟输出缓冲器可在宽电容负荷范围内提供受控的转换率,从而更大限度地降低 EMI 辐射、保持信号完整性,并更大限度地减少由时钟分配线上的信号反射造成的振铃效应。

CDC3RL02 具有集成的低压降 (LDO) 稳压器,该稳压器可接受 2.3V 至 5.5V 的输入电压,可输出 1.8 V、50mA。该 1.8V 电源可从外部获得,从而为 TCXO 等外围设备提供稳定电源。

CDC3RL02 采用 0.4mm 间距晶圆级芯片规模 (WCSP) 封装(0.8mm × 1.6mm),并经优化可实现极低的待机电流消耗。

open-in-new 查找其它 时钟缓冲器
下载

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 1
类型 标题 下载最新的英文版本 发布
* 数据表 CDC3RL02 低相位噪声双通道时钟扇出缓冲器 数据表 (Rev. F) 下载英文版本 (Rev.F) 2019年 10月 9日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

设计工具和仿真

仿真模型 下载
SCHM006.ZIP (47 KB) - IBIS Model

CAD/CAE 符号

封装 引脚 下载
DSBGA (YFP) 8 视图选项

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持