ZHDA040 January   2026 MSPM0C1103 , MSPM0C1104

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2详细说明
    1. 2.1 方框图
    2. 2.2 典型应用原理图
    3. 2.3 流程图
      1. 2.3.1 流程图 - SWD 激活
      2. 2.3.2 流程图 - SWD 引脚重新映射到 GPIO
    4. 2.4 测试结果
  6. 3总结
  7. 4参考资料

典型应用原理图

TI 建议将 10µF 和 0.1µF 的低 ESR 陶瓷去耦电容组合连接至 VDD 和 VSS 引脚。可以使用值更大的电容,但可能会影响电源轨斜升时间。去耦电容必须尽可能靠近引脚(几毫米范围内)。

对于某些型号,PA1 和 NRST 采用双键合。如果用作 NRST,必须连接一个外部 47kΩ 上拉电阻和一个 10nF 下拉电容。

复位(输出)引脚与 DC-DC IC 的使能引脚相连。通常,我们使用 10kΩ 电阻器,但请根据用户的情况使用合适的电阻器。

 典型应用原理图图 2-2 典型应用原理图