ZHCUDB5B
October 2019 – September 2025
1
说明
特性
4
1
EVM 概述
1.1
注意事项和警告
1.2
简介
1.3
套件内容
1.4
规格
1.5
器件信息
2
硬件
2.1
建议的测试环境
2.2
所需硬件
2.3
硬件设置
2.3.1
AFE79xx EVM 和 TSW14J58 EVM 连接
2.3.2
电源设置
3
软件
3.1
所需软件
3.1.1
软件安装顺序
3.2
Latte 概述
3.2.1
Latte 用户界面
3.2.2
有用的 Latte 快捷方式
4
实现结果
4.1
AFE79xxEVM 配置
4.1.1
将 Latte 连接到板
4.1.2
编译库
4.1.3
对 AFE79xx EVM 进行编程
4.1.4
TXDAC 评估
4.1.5
RXADC 和 FBADC 评估
4.2
AFE79xxEVM 配置修改
4.2.1
数据转换器时钟设置
4.2.2
数据速率和 JESD 参数
4.2.3
修改 NCO 的步骤
4.2.4
修改 DSA 的步骤
5
硬件设计文件
5.1
原理图
5.2
PCB 布局
5.3
物料清单 (BOM)
6
其他信息
6.1
状态检查和故障排除指南
6.1.1
AFE79xx EVM 状态指示器
6.1.2
TSW14J58EVM 状态指示器
商标
7
修订历史记录
特性
板载 FPGA 夹层卡 (FMC) 连接器
包括完整的电源管理电路
板载时钟发生器用于提供参考时钟和 SYSREF
用于生成 DAC/ADC 时钟的内部 PLL/VCO
DAC 或 ADC 速率下的可选外部 CLK
串行器/解串器数据接口:
符合 JESD204B 和 JESD204C 标准
8 个高达 29.5Gbps 的串行器/解串器收发器
8b/10b 和 64b/66b 编码
12 位、16 位、24 位和 32 位分辨率
子类 1 多器件同步