ZHCUCV8 March   2025 TPS7H5020-SEP , TPS7H5020-SP

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2硬件
    1. 2.1 EVM 连接和测试点
    2. 2.2 最佳实践
  8. 3实现结果
    1. 3.1 评估设置
    2. 3.2 启动
    3. 3.3 关断
    4. 3.4 输出电压纹波
    5. 3.5 负载阶跃
    6. 3.6 频率响应
  9. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单 (BOM)
  10. 5合规信息
  11. 6其他信息
    1. 6.1 商标
  12. 7相关文档

EVM 连接和测试点

图 2-1 显示了 J11 上的正极端子和负极端子。将正输入电压连接到正极端子,将 GND 连接到负极端子。

TPS7H5020EVM J1 输入端子图 2-1 J1 输入端子

表 2-1 中列出了电路板上的接口。

表 2-1 EVM 板连接
参考指示符 功能

J1

VIN

电源输出连接器

J2

VOUT

电源输入连接器

J3

GND

J4

VOUT

紧凑型探头尖端连接器

J5

SW

TP1

VIN

测试点

TP2

VOUT

TP3

VIN

TP4

VOUT

TP5

BODE

TP6

EN

TP7

VLDO

TP8

SYNC

TP9

SS

TP10

COMP

TP11

栅极

探头尖端测试点

TP12

CS_ILIM

测试点

TP13

VSENSE

TP14、TP15、TP16、TP17、TP18、TP19

GND