ZHCUCV1B March 2025 – January 2026 AM62L
该系列处理器支持低引脚数(x4 引脚)或全引脚(x16 引脚)引导模式。该系列处理器还支持电子保险丝 BOOTMODE1 和 BOOTMODE2。自定义电路板设计人员可以灵活地选择所需的引导模式,助力优化外部电阻器的使用。
有关支持的引导模式配置,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM64x/AM243x/AM62Ax/AM62Px/AM62D-Q1/AM62L — 支持的引导模式配置
建议说明所配置的引导模式和在方框图中提供的引导模式安装位。建议包含主引导和备用引导配置(低引脚数或全引脚或电子保险丝)。
该处理器系列支持多个可配置为引导模式的外设接口。有关可用的引导模式配置和支持的外设,请参阅器件特定 TRM。该处理器系列支持主引导模式和可选备用引导模式配置。如果主引导(源)模式失败,则 ROM 将切换到备份引导模式。
该处理器系列支持 x2(两种)BOOTMODE 引脚映射选项:
减少引脚数选项在硬件中实现,并且对 ROM 代码透明。其实现方案是一个查找表,使用四个引脚从完整引脚数选项或作为减少引脚数选项选择的一组常用引导模式中进行选择。该选择决定了在 POR 上加载到器件状态寄存器 WKUP_CTRL_MMR_CFG1_DEVSTAT[15:0] 的值。在释放(取消置位)PORz 输入之前,引导模式配置输入建议保持稳定。
低引脚数引导模式配置的优势是需要更少的引导模式配置引脚和外部电阻,从而使用较少的电阻器(上拉或下拉电阻)。低引脚数引导模式支持的引脚可选引导模式选项较少。
但通过将所需的配置烧写到电子保险丝,即可将简化 BOOTMODE 引脚映射表中的两个可选引导模式配置选项(电子保险丝 BOOTMODE1、电子保险丝 BOOTMODE2)配置为支持全 16 位引导选项的任意一种。为了对电子保险丝进行编程,需要将使用 LDO 生成的专用电源连接到 VPP 引脚,该电源可配置为仅在写入电子保险丝时启用。
为了减少配置引导模式所需的上拉/下拉电阻,在 POR 期间会禁用 BOOTMODE [11:0] 引脚的输入缓冲器,除非 BOOTMODE [15:14] 设置为“00”。使用低引脚数引导模式配置时会禁用缓冲器,由此避免因为这些引脚上的悬空输入而产生功耗。有关更多信息,请参阅器件特定 TRM。
低引脚数引导模式:
低引脚数引导模式使用 BOOTMODE [15:12](x4 引脚),配置总结如下:
BOOTMODE [13:12] – 引导模式引脚用于配置所需的主要和次级引导模式或电子保险丝 BOOTMODE1/电子保险丝 BOOTMODE2
BOOTMODE [15:14] – 引导模式引脚用于选择引导模式配置(引脚数减少或完整)。有关更多信息,请参阅器件特定 TRM。
全引脚引导模式:
全引脚引导模式使用 BOOTMODE [15:00](x16 引脚),配置汇总如下:
PLL 配置(配置):BOOTMODE [02:00] — PLL 配置引脚用于向 ROM 代码指示系统时钟(PLL 参考时钟选择)频率 (WKUP_OSC0_XI/XO),以进行 PLL 配置
主引导模式:BOOTMODE [06:03] — 此引导模式引脚用于配置所需的主引导模式,要从中引导的外设/存储器
主引导模式配置:BOOTMODE [09:07] — 此引导模式配置引脚支持可选配置,并与主引导模式选择引脚配合使用
备用引导模式:BOOTMODE [12:10] — 此引导模式引脚用于配置所需的备用引导模式,即主引导出现故障时要从中引导的外设/存储器
备用引导模式配置:BOOTMODE [13] — 此引导模式引脚提供额外的配置选项(可选 — 取决于所选的备用引导模式引脚)
BOOTMODE [15:14] – 引导模式引脚用于选择引导模式配置(引脚数减少或完整)。有关配置信息,请参阅器件特定 TRM
有关配置全引脚和低引脚数引导模式映射的更多信息,请参阅器件特定 TRM 的引导模式引脚映射选项一节。
配置引导模式时的主要注意事项:
有关所支持引导模式的信息,请参阅器件特定 TRM 的初始化一节和器件特定硅勘误表。
有关实现所需的引导模式(低引脚数或全引脚),请参阅 EVM TMDS62LEVM 原理图。
当配置了全引脚数启动模式选项时,建议将每个启动模式输入引脚(BOOTMODE [15:0])通过独立的外部上拉/下拉电阻连接到相应的电源或 VSS,以确保启动模式输入引脚保持在有效的逻辑高电平或低电平,从而适当地选择所需的设备启动模式。
采用低引脚引导模式配置时,这些引导模式输入引脚 (BOOTMODE [15:12]) 均必须单独的外部拉电阻器连接到相应电源或 VSS,以确保与这些引导模式输入引脚相关的输入相应地保持为有效的逻辑高电平或低电平,从而选择所需的器件引导模式。
有关全引脚引导模式,请参阅器件特定数据表以了解支持的时钟频率,阅读器件特定 TRM 以配置支持的时钟频率。
有关实现引导模式的信息,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM64x/AM243x/AM62A/AM62P/AM62D-Q1/AM62L — 使用隔离缓冲器的引导模式实现
[常见问题解答] AM625/AM623/AM620-Q1/AM64x/AM243x/AM62A/AM62P/AM62D-Q1/AM62L — 无隔离缓冲器的引导模式实现