ZHCUBR2A January   2024  – March 2024 TDP2004

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 硬件配置
      1. 2.1.1 电源
      2. 2.1.2 配置跳线
      3. 2.1.3 Rx EQ 配置
      4. 2.1.4 本地 I2C 访问
    2. 2.2 快速入门指南
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  8. 4其他信息
    1.     商标
  9. 5修订历史记录

配置跳线

EVM 上提供了多个跳线,用于配置 TDP2004 和探测点。

以下是用于配置 TDP2004 的 5 电平跳线列表:J1、J7、J8、J11、J15、J16、J17、J22、J23、J24、J28、J30、J31 和 J32。表 3-1 中详细说明了在不同电平之间选择的跳线位置。

注: 在加电时对 5 电平引脚进行采样。因此,在对器件进行下电上电之前,不得应用任何 5 电平引脚状态的任何变化。
表 2-1 5 电平配置跳线设置
跳线位置5 电平状态
将 1 短接至 2L0
将 3 短接至 4L1
将 5 短接至 6L2
将 7 短接至 8L3
开路 L4
表 2-2 跳线
跳线默认位置说明
J1将 2 短接至 3TEST/SCL

将 1 短接至 2:I2C 模式下的 SCL
将 2 短接至 3:在引脚配置 (strap) 模式下下拉 TEST (J31)。
J11开路3.3V
J15开路增益

在引脚模式下:通道 0-3 从器件输入端到输出端的平坦增益(直流和交流)。仅在器件上电时对引脚进行采样。在 SMBus/I2C 模式下:3.3V SMBus/I2C 数据。根据 SMBus/I2C 接口标准,需要外部 1kΩ 至 5kΩ 上拉电阻。

J16将 2 短接至 3PD_JUMPER

在引脚配置 (strap) 模式下,该跳线与 PD (J32) 一起确定 PD 的状态。

J17开路READ_EN_N

在 SMBus/I2C 主模式下:器件上电后,当该引脚为低电平时,它会启动 SMBus/I2C 主模式 EEPROM 读取功能。EEPROM 读取完成后(通过将 DONEn 置为低电平进行指示),该引脚可保持低电平,以保障器件正常运行。在 EEPROM 加载过程中,器件的信号路径被禁用。在 SMBus/I2C 辅助和引脚模式下,不使用该引脚。引脚可以保持悬空。该引脚具有 1MΩ 内部弱下拉电阻。

J22短接 1 至 2 (L0)EQ1/ADDR1 有关详细信息,请参阅数据表。
J23短接 1 至 2 (L0)EQ0/ADDR0 有关详细信息,请参阅数据表。
J31将 1 短接至 2TEST
在引脚模式下:TI 测试模式。必须安装外部 1kΩ 下拉电阻。
J32将 1 短接至 2PD
将 1 短接至 2:PD_JUMPER 用于设置 PD。
将 2 短接至 3:HPD 用于设置 PD。