ZHCUB21 march   2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1硬件说明和设置
    1. 1.1 所需硬件
    2. 1.2 一般硬件测试设置程序
    3. 1.3 使用外部 25MHz 振荡器进行 CAL_CLK_IN 的硬件配置
  5. 2软件说明
    1. 2.1 软件安装顺序
    2. 2.2 Latte 功能概览
    3. 2.3 有用的 Latte 快捷方式
    4. 2.4 通过 Latte GUI 进行 DS560DF410EVM 初始化
      1. 2.4.1 将 Latte 连接到板
      2. 2.4.2 编译库
      3. 2.4.3 示例:面向 26.5625GBd PAM4 测试用例的 DS560DF410EVM 编程
      4. 2.4.4 重定时器配置
      5. 2.4.5 重定时器有用功能(包含在 usefulFunctions.py Latte 脚本中)
      6. 2.4.6 垂直眼图监视器
  6. 3相关文档
    1. 3.1 补充内容
  7. 4EVM 电缆组件

一般硬件测试设置程序

  1. 检查 EVM 跳线设置以确认设置是否匹配图 1-1
  2. 将 5V 电源连接到 DS560DF410EVM 板上的电源插孔 (PWR_JACK) 连接器 J26
  3. 检查 DS2 (PWR) LED 以确认 LED 灯亮起。
  4. 将 USB 类型 Mini-B 电缆从 PC 连接到 EVM 的 USB 端口 (J1)。
  5. 检查 DS4 (USB_PWR) LED。
  6. EVM 上的 5V 电压可调节至 3.3V(请参阅图 1-2)。
    • 3.3V 电源用于为 DS560DF410 重定时器提供 1.2V 和 1.8V 电源轨。
    • 此外,3.3V 电压直接为 EEPROM、FTDI USB 接口芯片和电平转换器器件上电。
    • VDD 1.2V 首先上电,其次是 VDD 1.8V。
    • VDD 1.2V 使用直流/直流稳压器,而 VDD 1.8V 通过 LDO 进行稳压。
  7. 检查 DS1 LED (3.3V) 以确认 LED 是否亮起。
  8. 默认 EVM 跳线设置用于使用板载 CAL_CLK_IN 25MHz 振荡器选项。如果使用外部时钟信号选项,则通过板连接器 J100 将外部时钟信号连接到重定时器 CAL_CLK_IN 引脚。

建议的 CAL_CLK_IN 外部信号特性

  • 兼容 1.8V LVCMOS 的时钟或正弦信号
  • 25MHz 频率 ±100PPM
GUID-20230303-SS0I-MJHJ-PRKV-JXP1F1ZWKJZL-low.svg图 1-2 DS560DF410EVM 电源树