ZHCUB21 march   2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1硬件说明和设置
    1. 1.1 所需硬件
    2. 1.2 一般硬件测试设置程序
    3. 1.3 使用外部 25MHz 振荡器进行 CAL_CLK_IN 的硬件配置
  5. 2软件说明
    1. 2.1 软件安装顺序
    2. 2.2 Latte 功能概览
    3. 2.3 有用的 Latte 快捷方式
    4. 2.4 通过 Latte GUI 进行 DS560DF410EVM 初始化
      1. 2.4.1 将 Latte 连接到板
      2. 2.4.2 编译库
      3. 2.4.3 示例:面向 26.5625GBd PAM4 测试用例的 DS560DF410EVM 编程
      4. 2.4.4 重定时器配置
      5. 2.4.5 重定时器有用功能(包含在 usefulFunctions.py Latte 脚本中)
      6. 2.4.6 垂直眼图监视器
  6. 3相关文档
    1. 3.1 补充内容
  7. 4EVM 电缆组件

摘要

DS560DF410 评估模块 (EVM) 可让用户快速评估 DS560DF410 重定时器的高速和低速功能。DS560DF410 是一款具有集成信号调节功能的 4 通道多速率重定时器。该器件支持针对 19.6GBd 至 28.9GBd 的 PAM4 和 NRZ 数据速率进行重定时操作。PCB 上集成了物理交流耦合电容(TX 与 RX),无需使用外部电容。DS560DF410 依赖 1.2V 和 1.8V 两个电源电压,可在 EVM 上通过板载电源树进行调整。

DS560DF410 先进的均衡特性包括一个低抖动 4 抽头发送有限冲激响应 (FIR) 滤波器,以及接收自适应连续时间线性均衡器 (CTLE)、决策反馈均衡器 (DFE) 和前馈均衡器 (FFE)。这种全面的均衡支持针对具有多个连接器且存在串扰的有损耗互连和背板进行扩展。集成的 CDR 功能可重置抖动预算并重定时高速串行数据,是前端口光学模块应用的理想选择。DS560DF410 对每个通道对采用 2 x 2 交叉点,可为主机同时提供通道交叉和扇出选项。

DS560DF410 可通过默认的 I2C 两线制串行目标模式进行配置,也可通过在控制器模式下运行的外部 EEPROM 进行配置。片上眼图监视器以及 PRBS 发生器和校验器功能可实现全面的系统内诊断。