ZHCUAR1B february   2023  – may 2023 TPS7H5001-SP

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2系统设计原理
    1. 2.1  开关频率
    2. 2.2  前沿消隐
    3. 2.3  死区时间
    4. 2.4  使能和 UVLO
    5. 2.5  输出电压编程
    6. 2.6  软启动
    7. 2.7  检测电路
    8. 2.8  故障模式
    9. 2.9  断续模式
    10. 2.10 斜率补偿
    11. 2.11 输出电容
    12. 2.12 补偿
  6. 3测试结果
  7. 4物料清单
  8. 5原理图
  9. 6PCB 布局
  10. 7参考文献
  11. 8修订历史记录

引言

TPS7H5001-SP EVM 使用 TPS7H5001-SP 和 LMG1210 构成同步降压转换器,以便在 20A 电流条件下将 12V 中间轨转换为 1V 电压轨,适用于航天级 FPGA 的内核电压轨。在设计中,底部 GaN FET 的发热会限制输出电流。为了实现高于 20A 的输出电流,可以通过在底部并联添加第二个 GaN FET 来增大此设计的输出电流。由于 TPS7H5001 的初级开关输出具有大约 150mA 的峰值电流能力,因此使用 LMG1210 栅极驱动器放大电流,为同步降压转换器的 FET 提供足够的驱动电流。这些输出与 TPS7H5001-SP 本身无关,可以根据设计提高或降低这些输出值。