ZHCUAJ0 November   2020 TPS7A43 , TPS7A44

 

  1.   1
  2.   商标
  3. 1引言
    1. 1.1 准备工作
  4. 2原理图
  5. 3EVM 设置
    1. 3.1 跳线连接
      1. 3.1.1 J3
      2. 3.1.2 J8
      3. 3.1.3 J12:可调节输出电压选择
      4. 3.1.4 J13:MVSEL1
      5. 3.1.5 J14:电源正常 (PG)
      6. 3.1.6 J15:MVSEL2
    2. 3.2 测试点
    3. 3.3 焊接指南
  6. 4设备连接与操作
  7. 5PCB 布局
  8. 6物料清单 (BOM)
  9. 7修订历史记录

J13:MVSEL1

在引脚 1-2 之间连接分流器以将 MVSEL1 设置为逻辑高电平,或在引脚 2-3 之间连接分流器以实现逻辑低电平。有关设置 VMID 的帮助,请参阅表 3-2
表 3-2 选择 VMID
VMID MVSEL1 MVSEL2
10V
12V 低电平或高电平
15V 低电平 低电平
注: MVSEL1 和 MVSEL2 的逻辑高电平和逻辑低电平与 PDS 中的定义相同。