ZHCUAG9 June   2021 ISO1642 , ISO1643 , ISO1644

 

  1.   摘要
  2.   商标
  3. 1引言
  4. 2概述
  5. 3带 GPIO 的隔离式 I2C 收发器的引脚配置
  6. 4EVM 设置和操作
  7. 5物料清单
  8. 6EVM 原理图和 PCB

EVM 原理图和 PCB

ISO1644DW 隔离式 I2C EVM 随附一个安装在 U1 位置的 ISO1644DW。该 EVM 还可配置为与 ISO1642DW 或 ISO1643DW 配合使用。每条信号线(SDAx、SCLx)都配置有一个连接到相应电源 (VCCx) 的 3.3kΩ 上拉电阻器(R1 至 R4)。根据应用要求,这些电阻器可以用其他阻值的 0805 电阻器代替。有关计算 I2C 总线相应上拉电阻器阻值的详细信息,请参阅 I2C 总线上拉电阻器计算应用报告

注: ISO164x 器件用于在 1 侧和 2 侧灌入不同大小的电流,因此如果更换电阻器 R1 至 R4,请谨慎选择电阻器,确保 IOL1 和 IOL2 保持在建议工作范围内。
信号引脚可以使用接头引脚(1 侧为 J1;2 侧为 J2)直接接地,以模拟器件将 I2C 线路拉低。这些线不会被主动驱动为低电平,将通过包含的上拉电阻器被上拉。不应在不使用上拉电阻器限制输入电流的情况下将信号线直接连接至电源电压。这些跳线还提供每个引脚的输入/输出信号访问(包括示波器探头)。

注: 确保 SDAx 和 SCLx 信号线没有直接连接到 VCCx。需要使用限流上拉电阻器,默认情况下已安装这些电阻器,以在器件引脚驱动低电压的情况下限制电流。

图 6-1 显示了此 EVM 的原理图,图 6-2图 6-3 显示了印刷电路板 (PCB) 布局布线。

GUID-20210507-CA0I-QKNM-WJ94-VJB264XGN1QV-low.gif图 6-1 ISO1644DWEVM 原理图
GUID-20210507-CA0I-SDWV-BVCT-8DWNSC8DBVSC-low.gif图 6-2 ISO1644DWEVM 顶层 PCB 布局
GUID-20210507-CA0I-F2WP-T6SR-WM13KSRHQJPL-low.gif图 6-3 ISO1644DWEVM 底层 PCB 布局