ZHCUA82A March   2020  – May 2022 PCM1840

 

  1.   PCM1840 评估模块
  2.   商标
  3. 1引言
  4. 2电源
  5. 3硬件配置
    1. 3.1 PCM1840EVM 输入
      1. 3.1.1 线路输入
      2. 3.1.2 板载麦克风输入
  6. 4EVM 概览
  7. 5板层图
  8. 6示意图和物料清单
    1. 6.1 PCM1840EVM 原理图
    2. 6.2 PCM1840EVM 物料清单
  9. 7相关文档
  10. 8修订历史记录

硬件配置

音频数据的格式和 ADC 的工作模式由以下引脚控制:MD0、MD1、MSZ、FMT0 和 FMT1。这些信号以 IOVDD 为基准,可以设置为高电平 (1) 或低电平 (0)。如果未安装分流器,则 10kΩ 下拉电阻会将引脚设置为低电平,以使 ADC 保持在定义的状态。表 3-1 展示了接头编号和及其引脚功能,表 3-2 展示了可能的模式和输出格式。MSZ 引脚选择器件是音频总线上的主器件还是从器件。当 MSZ 被拉高时,器件处于从模式,MD1 成为 MCLK 的输入。将 J19 连接至 J18 的中心引脚的分流器将 J8 上提供的 MCLK 信号路由至 ADC 上的 MD1 引脚,以方便与音频测量设备进行连接。

表 3-1 PCM1840 EVM 接头和跳线
标识符 功能
J1 差分线路,麦克风输入 1
J2 差分线路,麦克风输入 2
J3 差分线路,麦克风输入 3
J4 差分线路,麦克风输入 4
J5 IOVDD-SYS 电压选择(1.8V 或 3.3V)
J6 +5V 电源输入
J7 连接 AC-MB 的连接器
J8 数字音频串行接口
J9 将 AVDD 连接至板载 3.3V 稳压器
J10 将 IOVDD 连接至 IOVDD-SYS
J13 MSZ 选择
J14 将 MICBIAS 连接至板载麦克风
J15 麦克风 OUT+ 到 ADC IN1P
J16 麦克风 OUT– 到 ADC IN1M
J17 MDO 选择
J18 MD1 选择
J19 将 MCLK 连接至 MD1
J20 FMT0 选择
J21 FMT1 选择
表 3-2 PCM1840 硬件可控制设置
MD0 模式
MD0 MSZ(0 = 从器件,1 = 主器件) MDO 功能模式
0 0 线性相位滤波器
0 1 MCLK = 256 × Fs
1 0 低延迟滤波器
1 1 MCLK = 512 × Fs
MD1 模式
MD1 MSZ(0 = 从器件,1 = 主器件) MD1 功能模式
0 0 禁用 DRE
0 1 MCLK 输入
1 0 启用 DRE
1 1 MCLK 输入
音频输出数据格式
FMT0 FMT1 数据格式
0 0 4 通道 TDM
0 1 2 通道 TDM
1 0 2 通道左对齐
1 1 2 通道 I2S

默认情况下,所有硬件引脚都设置为低电平,将器件置于从模式,具有线性相位滤波器、已禁用 DRE 以及 4 通道 TDM 音频输出。

更多有关 PCM1840 器件工作模式的信息,请参阅 PCM1840 四通道、32 位、192kHz、Burr-Brown™ 音频 ADC 数据表