ZHCSZ83 November 2025 ADC32RF72
PRODUCTION DATA
器件时钟输入必须与器件交流耦合,以提供额定性能。时钟源必须具有低抖动(积分相位噪声),以使 ADC 达到规定的 SNR 性能,尤其是在较高输入频率下运行时。时钟信号可以使用带通滤波器进行滤波,以消除部分宽带时钟噪声。JESD204B/C 数据转换器系统 (ADC + FPGA) 需要额外的 SYSREF 和器件时钟。LMK04828 或 LMK04832 器件是为生成这些时钟而设计。根据 ADC 时钟频率和抖动要求.此器件也可用作系统时钟合成器或器件时钟和 SYSREF 分配器件(在系统中使用多个 ADC32RF72 器件时)。