ZHCSYT4 August 2025 LMKDB1202 , LMKDB1204
PRODUCTION DATA
| 图例 | ||
|---|---|---|
| 时钟输入 | 时钟输出 | POWER |
| GND | 逻辑控制/状态 | 无连接 |
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称(2)(3) | 编号 | ||
| 时钟输入 | |||
| CLKIN0_P | 2 | I | 差分时钟输入 0。 |
| CLKIN0_N | 3 | I | |
| CLKIN1_P | 5 | I | 差分时钟输入 1。 |
| CLKIN1_N | 6 | I | |
| 时钟输出 | |||
| CLK0_P | 23 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
| CLK0_N | 24 | O | |
| CLK1_P | 20 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
| CLK1_N | 21 | O | |
| CLK2_P | 13 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
| CLK2_N | 14 | O | |
| CLK3_P | 10 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
| CLK3_N | 11 | O | |
| POWER | |||
| VDDA | 18 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅 节 10.3。 |
| VDD_IN0 | 4 | P | CLKIN0 的电源 |
| VDD_IN1 | 7 | P | CLKIN1 的电源 |
| VDD_DIG | 26 | P | 数字的电源 |
| VDDO_BANK1 | 12 | P | 输出组 1 的电源(OUT4 至 OUT7)。 |
| VDDO_BANK0 | 22 | P | 输出组 0 的电源(OUT0 至 OUT3)。 |
| GND | 27 | G | 器件接地端。 |
| 散热焊盘 (GND) | Pad | G | 器件接地,散热焊盘。 |
| 逻辑控制/状态 | |||
| ^OE0# | 25 | I | 控制 CLK0 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE1# | 19 | I | 控制 CLK1 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE2# | 16 | I | 控制 CLK2 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE3#/SMB_CLK | 9 | I | CLK3 低电平有效/SMBus 时钟的输出使能。内部上拉电阻。功能由上电时引脚 15 (SMB_EN) 的状态决定。当用作 SMBus 时钟引脚时,需要外部上拉电阻。如果未使用,则不连接。 |
| ^vCLKIN_SEL_tri/SMB_DATA | 8 | I | 3 级时钟输入选择/SMBus 数据。内部上拉和下拉电阻。功能由上电时引脚 15 (SMB_EN) 的状态决定。 当用作 CLKIN_SEL_TRI 引脚时: 低电平 = CLKIN0 进入所有输出 中电平 = CLKIN0 进入组 0,CLKIN1 进入组 1 高电平 = CLKIN1 进入所有输出 当用作 SMBus 数据引脚时,需要外部上拉电阻。 |
| vPWRGD/PWRDN# | 1 | I | 电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。 在第一次从低电平转换到高电平时,用作电源正常引脚以启动器件 在随后的低电平/高电平转换中,用作断电低电平有效引脚,控制器件进入或退出断电模式。 低电平 = 断电模式 高电平 = 正常运行模式 |
| vSMB_EN | 15 | I | SMBus 使能。内部下拉电阻。上电后请勿更改该引脚的状态。 上电时为低电平 = 禁用 SMBus。引脚 8 是 CLKIN_SEL_tri,引脚 9 是 OE3#。 上电时为高电平 = 启用 SMBus。引脚 8 是 SMB_DATA,引脚 9 是 SMB_CLK。 |
| vZOUT_SEL | 28 | I | LP-HCSL 差分时钟输出阻抗选择。内部下拉电阻。 低电平 = 85Ω。 高电平 = 100Ω。 |
| LOS# | 17 | O | 输入时钟信号丢失低电平有效/无连接。开漏。需要外部上拉电阻。 低电平 = 输入时钟无效。 高电平 = 输入时钟有效。 |
| 图例 | ||
|---|---|---|
| 时钟输入 | 时钟输出 | POWER |
| GND | 逻辑控制/状态 | 无连接 |
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称(2)(3) | 编号 | ||
| 时钟输入 | |||
| CLKIN0_P | 1 | I | 差分时钟输入 0。 |
| CLKIN0_N | 2 | I | |
| CLKIN1_P | 4 | I | 差分时钟输入 1。 |
| CLKIN1_N | 5 | I | |
| 时钟输出 | |||
| CLK1_P | 16 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
| CLK1_N | 17 | O | |
| CLK2_P | 9 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
| CLK2_N | 10 | O | |
| POWER | |||
| VDD | 14 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅 节 10.3。 |
| VDD_IN0 | 3 | P | CLKIN0 的电源 |
| VDD_IN1 | 6 | P | CLKIN1 的电源 |
| VDD_DIG | 19 | P | 数字的电源 |
| VDDO_BANK1 | 8 | P | 输出组 1 的电源。 |
| VDDO_BANK0 | 18 | P | 输出组 0 的电源。 |
| GND | 20 | G | 器件接地端。 |
| 散热焊盘 (GND) | Pad | G | 器件接地,散热焊盘。 |
| 逻辑控制/状态 | |||
| ^OE1# | 15 | I | 控制 CLK1 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE2# | 12 | I | 控制 CLK2 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^vCLKIN_SEL_tri | 7 | I | 3 级时钟输入选择。内部上拉和下拉电阻。 低电平 = CLKIN0 进入所有输出 中电平 = CLKIN0 进入组 0,CLKIN1 进入组 1 高电平 = CLKIN1 进入所有输出 |
| vZOUT_SEL | 11 | I | LP-HCSL 差分时钟输出阻抗选择。内部下拉电阻。 低电平 = 85Ω。 高电平 = 100Ω。 |
| LOS# | 13 | O | 输入时钟信号丢失低电平有效/无连接。开漏。需要外部上拉电阻。 低电平 = 输入时钟无效。 高电平 = 输入时钟有效。 |