ZHCSY16 March   2025 TUSB1044A

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 USB 3.2
      2. 7.3.2 USB 3.2 x2 说明
      3. 7.3.3 DisplayPort
      4. 7.3.4 四电平输入
      5. 7.3.5 接收器线性均衡
    4. 7.4 器件功能模式
      1. 7.4.1 GPIO 模式下的器件配置
      2. 7.4.2 I2C 模式中的器件配置
      3. 7.4.3 DisplayPort 模式
      4. 7.4.4 自定义交替模式
      5. 7.4.5 线性 EQ 配置
      6. 7.4.6 可调节 VOD 线性范围和直流增益
      7. 7.4.7 USB3.1 模式
    5. 7.5 编程
      1. 7.5.1 用于写入 TUSB1044A I2C 寄存器的程序:
      2. 7.5.2 用于读取 TUSB1044AI2C 寄存器的程序:
      3. 7.5.3 为 I2C 读取设置起始子地址的程序:
  9. 寄存器映射
    1. 8.1 TUSB1044A 寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 ESD 保护
      4. 9.2.4 应用曲线
    3. 9.3 系统示例
      1. 9.3.1 仅 USB 3.2(USB/DP 交替模式)
      2. 9.3.2 USB3.2 和双通道 DisplayPort
      3. 9.3.3 仅 DisplayPort
      4. 9.3.4 仅 USB3.2(USB/自定义交替模式)
      5. 9.3.5 USB3.2 和单通道自定义交替模式
      6. 9.3.6 USB3.2 和双通道自定义交替模式
      7. 9.3.7 USB3.2 和自定义交替模式 4 通道
    4. 9.4 电源相关建议
    5. 9.5 布局
      1. 9.5.1 布局指南
      2. 9.5.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

电气特性

在自然通风条件下的工作温度范围和电压范围内测得(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
电源
PUSB-ACTIVE 为仅 USB 3.2x1 模式配置时的平均功率。 链路处于 U0 且采用 GEN2 数据传输;EQ 控制引脚 = NC;10Gbps 时的 K28.5 模式;VID = 1000mVp-p;VOD 线性 = 900mVp-p;CTL1 = L;CTL0 = H 297 mW
PUSB-DP-ACTIVE 为 USB 3.2x1 和双通道 DP 配置时的平均功率。 链路处于 U0 且采用 GEN2 数据传输,且 DP 处于活动状态;EQ 控制引脚 = NC;10Gbps 时的 K28.5 模式;VID = 1000mVp-p;VOD 线性 = 900mVp-p;CTL1 = H;CTL0 = H 578 mW
PCUSTOM-ACTIVE 为 USB 3.2x2 配置时的平均功率 链路处于 U0 且采用 GEN2 数据传输;EQ 控制引脚 = NC;10Gbps 时的 K28.5 模式;VID = 1000mVp-p;VOD 线性 = 900mVp-p; 578 mW
PCUSTOM-ACTIVE 为 USB 3.2x1 和双通道自定义交替模式配置时的平均功率。 链路处于 U0 且采用 GEN2 数据传输,且自定义交替模式处于活动状态;EQ 控制引脚 = NC;10Gbps 时的 K28.5 模式;VID = 1000mVp-p;VOD 线性 = 900mVp-p;CTL1 = H;CTL0 = H 578 mW
P4DP-ACTIVE 为四个 DP 通道配置时的平均功率 四个处于活动状态的 DP 通道;EQ 控制引脚 = NC;10Gbps 时的 K28.5 模式;VID = 1000mVp-p;VOD 线性 = 900mVp-p;CTL1 = H;CTL0 = L 564 mW
PUSB-NC 仅针对 USB3.2x1 进行配置并且不将任何器件连接到 TXP/N 引脚时的平均功率。 未连接 USB3 器件;CTL1 = L;CTL0 = H 2.5 mW
PUSB-U2U3 仅针对 USB3.2x1 进行配置并且链路处于 U2 或 U3 状态时的平均功率。 链路处于 U2 或 U3 状态;CTL1 = L;CTL0 = H 2 mW
PSHUTDOWN 器件处于关断状态时的平均功率 CTL1 = L;CTL0 = L;I2C_EN = 0; 0.65 mW
4 态 CMOS 输入(UEQ[1:0];DEQ[1:0]、CFG[1:0]、A[1:0]、I2C_EN、VIO_SEL)
IIH 高电平输入电流 VCC = 3.6V;VIN = 3.6V 20 80 µA
IIL 低电平输入电流 VCC = 3.6V;VIN = 0V -160 -40 µA
四电平 VTH 阈值 0/R VCC = 3.3V 0.55 V
阈值 R/悬空 VCC = 3.3V 1.65 V
阈值悬空/1 VCC = 3.3V 2.7 V
RPU 内部上拉电阻 46
RPD 内部下拉电阻 95
2 态 CMOS 输入(CTL0、CTL1、FLIP、HPDIN、SLP_S0#、SWAP、DIR[1:0])。
VIH-3.3V 高电平输入电压 VCC = 3.3V;VIO_SEL =“0”或“R”; 2 3.6 V
VIL-3.3V 低电平输入电压 VCC = 3.3V;VIO_SEL =“0”或“R”; 0 0.8 V
VIH-1.8V 高电平输入电压 VCC = 3.3V;VIO_SEL =“F”或“1”; 1.2 3.6 V
VIL-1.8V 低电平输入电压 VCC = 3.3V;VIO_SEL =“F”或“1”; 0 0.4 V
RPD_CTL1 CTL1、CTL0、DIR0、DIR1、FLIP、SLP_S0# 的内部下拉电阻 500
RPD_HPDIN HPDIN 的内部下拉电阻 400
RPD_SWAP SWAP 的内部下拉电阻 200
IIH 高电平输入电流 VIN = 3.6V -25 25 µA
IIL 低电平输入电流 VIN = GND,VCC = 3.6V -25 25 µA
I2C 控制引脚 SCL、SDA
VIH-3.3V 高电平输入电压 VCC = 3.3V;VIO_SEL =“0”或“F”;已启用 I2C 模式; 2 3.6 V
VIL-3.3V 低电平输入电压 VCC = 3.3V;VIO_SEL =“0”或“F”;已启用 I2C 模式; 0 0.8 V
VIH-1.8V 高电平输入电压 VCC = 3.3V;VIO_SEL =“R”或“1”;已启用 I2C 模式; 1.2 3.6 V
VIL-1.8V 低电平输入电压 VCC = 3.3V;VIO_SEL =“R”或“1”;已启用 I2C 模式; 0 0.4 V
VOL 低电平输出电压 I2C_EN ! =“0”;IOL = 3mA 0 0.4 V
IOL 低电平输出电流 I2C_EN ! =“0”;VOL = 0.4V 20 mA
II_I2C SDA 引脚上的输入电流 0.1 × VI2C < 输入电压 < 3.3V -10 10 µA
Ci_I2C 输入电容 0.5 5 pF
USB Gen 2 差动接收器(UTX1P/N、UTX2P/N、DRX1P/N、DRX2P/N)
VRX-DIFF-PP 输入差动峰峰值电压摆幅动态范围 通过基准通道在 CTLE 后测得的交流耦合差分峰峰值信号 2000 mVpp
VRX-DC-CM 接收器中的共模电压偏置(直流) 0 V
RRX-DIFF-DC 差分输入阻抗(直流) 在 TXP/TXN 上检测到 GEN 2 器件后显示 72 120 Ω
RRX-CM-DC 接收器直流共模阻抗 在 TXP/TXN 上检测到 GEN 2 器件后显示 18 30 Ω
ZRX-HIGH-IMP-DC-POS 禁用具有终端时的共模输入阻抗(直流) 在 TXP/TXN 上未检测到 GEN 2 器件时显示。在相对于 GND 的 0V 至 500mV 范围内测得。 25
VSIGNAL-DET-DIFF-PP 输入差分峰峰值信号检测置位电平 10Gbps PRBS7 模式;低损耗输入通道; 80 mV
VRX-IDLE-DET-DIFF-PP 输入差分峰峰值信号检测置为无效电平 10Gbps PRBS7 模式;低损耗输入通道; 60 mV
VRX-LFPS-DET-DIFF-PP 低频率周期性信令 (LFPS) 检测阈值 低于最小静噪值。 100 300 mV
CRX RX 输入电容至 GND 在 5GHz 时 0.3 pF
RLRX-DIFF 差分回波损耗 90Ω 下 50MHz 至 2.5GHz -13 dB
RLRX-DIFF 差分回波损耗 90Ω 下 5GHz -12 dB
RLRX-CM 共模回波损耗 90Ω 下 50MHz 至 5GHz -10.5 dB
EQSSP 最大设置时的接收器均衡 5GHz 时的 UEQ[1:0] 和 DEQ[1:0]。 10 dB
USB Gen 2 差动发送器(DTX1P/N、DTX2P/N、URX1P/N、URX2P/N)
VTX-DIFF-PP 发送器动态差动电压摆幅范围 1500 mVpp
VTX-RCV-DETECT 接收器检测期间允许的电压变化量 在 3.3V 时 600 mV
VTX-CM-IDLE-DELTA 处于 U2/U3 且未主动发送 LFPS 时的发送器空闲共模电压变化 在具有 50Ω 负载的交流耦合电容器的连接器侧测得 -600 600 mV
VTX-DC-CM 发送器中的共模电压偏置(直流) 1.75 2.3 V
VTX-CM-AC-PP-ACTIVE TX 交流共模电压有源 Rx EQ 设置与输入通道损耗匹配;时间和振幅的 Txp + Txn 最大失配;-40℃ 至 85℃; 100 mVpp
VTX-IDLE-DIFF-AC-PP 交流电气空闲差分峰峰值输出电压 在封装引脚处 0 10 mV
VTX-IDLE-DIFF-DC 直流电气空闲差分输出电压 位于低通滤波器之后的封装引脚处,以消除交流分量 0 14 mV
RTX-DIFF 驱动器的差分阻抗 75 120 Ω
CAC-COUPLING 交流耦合电容器 75 265 nF
RTX-CM 驱动器的共模阻抗 在相对于交流地的 0V 至 500mV 范围内测得 18 30 Ω
ITX-SHORT TX 短路电流 TX +/- 短接至 GND 74 mA
RLTX-DIFF 差分回波损耗 90Ω 下 50MHz 至 2.5GHz -13 dB
RLTX-DIFF 差分回波损耗 90Ω 下 5GHz -10.5 dB
RLTX-CM 共模回波损耗 90Ω 下 50MHz 至 5GHz -10 dB
交流特性
串扰 TX 和 RX 信号对之间的差动串扰 在 5GHz 时 -30 dB
GLF 采用 0dB 设置时的低频电压增益。 在 100MHz 时;200mVpp < VID < 2000mVpp;0dB DC 增益; -1 0 1 dB
CP1 dB-LF-1100 低频率 -1dB 压缩点 在 100MHz 时;200mVpp < VID < 2000mVpp;1100mVpp 线性设置; 1100 mVpp
CP1 dB-HF-1100 高频率 –1dB 压缩点 在 5GHz 时;200mVpp < VID < 2000mVpp;1100mVpp 线性设置; 1200 mVpp
fLF 低频率截止 200mVpp < VID < 2000mVpp 22 50 kHz
DJ TX 输出确定性抖动 200mVpp < VID < 2000mVpp,PRBS7,10Gbps 0.07 UIpp
DJ TX 输出确定性抖动 200mVpp < VID < 2000mVpp,PRBS7,8.1Gbps 0.07 UIpp
TJ TX 输出总抖动 200mVpp < VID < 2000mVpp,PRBS7,10Gbps 0.11 UIpp
TJ TX 输出总抖动 200mVpp < VID < 2000mVpp,PRBS7,8.1Gbps 0.11 UIpp
DisplayPort 接收器(UTX1P/N、UTX2P/N、URX1P/N、URX2P/N)
VID_PP 峰峰值输入差分动态电压范围 1500 V
VIC 输入共模电压 0 V
CAC 交流耦合电容 75 265 nF
EQDP 接收器均衡器 4.05GHz 时为 DPEQ1、DPEQ0 9.5 dB
dR 数据速率 UHBR10 10.0 Gbps
Rti 输入终端电阻 80 100 120 Ω
DisplayPort 发送器(DTX1P/N、DTX2P/N、DRX1P/N、DRX2P/N)
VTX-DIFFPP VOD 动态范围 1500 mV
AUXP/N 和 SBU1/2
RON 输出导通电阻 VCC = 3.3V;对于 AUXP,VI = 0V 至 0.4V;对于 AUXN,VI = 2.7V 至 3.6V 5 12 Ω
ΔRON 对内导通电阻不匹配 VCC = 3.3V;对于 AUXP,VI = 0V 至 0.4V;对于 AUXN,VI = 2.7V 至 3.6V 2.0 Ω
RON_FLAT 在相同 VCC 和温度下测得的导通电阻平坦度(RON 最大值 – RON 最小值) VCC = 3.3V;对于 AUXP,VI = 0V 至 0.4V;对于 AUXN,VI = 2.7V 至 3.6V 1.0 Ω
VAUXP_DC_CM AUXP 和 SBU1 的 AUX 通道直流共模电压。 VCC = 3.3V 0 0.4 V
VAUXN_DC_CM AUXN 和 SBU2 的 AUX 通道直流共模电压 VCC = 3.3V 2.7 3.6 V