ZHCSQE9A November   2023  – January 2025 TMUX7348F-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  热性能信息
    4. 6.4  建议运行条件
    5. 6.5  电气特性(全局)
    6. 6.6  ±15V 双电源:电气特性
    7. 6.7  ±20V 双电源:电气特性
    8. 6.8  12V 单电源:电气特性
    9. 6.9  36V 单电源:电气特性
    10. 6.10 典型特性
  8. 参数测量信息
    1. 7.1  导通电阻
    2. 7.2  关断漏电流
    3. 7.3  导通漏电流
    4. 7.4  过压故障情况下的输入和输出漏电流
    5. 7.5  先断后合延迟
    6. 7.6  支持延迟时间
    7. 7.7  转换时间
    8. 7.8  故障响应时间
    9. 7.9  故障恢复时间
    10. 7.10 故障标志响应时间
    11. 7.11 故障标志恢复时间
    12. 7.12 电荷注入
    13. 7.13 关断隔离
    14. 7.14 串扰
    15. 7.15 带宽
    16. 7.16 THD + 噪声
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 平坦的导通电阻
      2. 8.3.2 保护特性
        1. 8.3.2.1 输入电压容差
        2. 8.3.2.2 断电保护
        3. 8.3.2.3 失效防护逻辑
        4. 8.3.2.4 过压保护和检测
        5. 8.3.2.5 故障期间的相邻信道运行
        6. 8.3.2.6 ESD 保护
        7. 8.3.2.7 闩锁效应抑制
        8. 8.3.2.8 EMC 保护
      3. 8.3.3 过压故障标志
      4. 8.3.4 双向和轨到轨运行
      5. 8.3.5 1.8V 逻辑兼容输入
      6. 8.3.6 逻辑引脚上的集成下拉电阻
    4. 8.4 器件功能模式
      1. 8.4.1 正常模式
      2. 8.4.2 故障模式
      3. 8.4.3 真值表
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

引脚配置和功能

TMUX7348F-EP PW 封装,20 引脚 TSSOP(顶视图)图 5-1 PW 封装,20 引脚 TSSOP(顶视图)
表 5-1 引脚功能:TMUX7348F-EP
引脚 类型(1) 说明
名称 编号(2)
A0 1 I 逻辑控制输入地址 0 (A0)。该引脚具有 4MΩ 内部下拉电阻。该引脚还可以与特定故障引脚 (SF) 一起使用,以指示哪个输入出现故障。有关更多详细信息,请参阅节 8.4.3
A1 20 I 逻辑控制输入地址 1 (A1)。该引脚具有 4MΩ 内部下拉电阻。该引脚还可以与特定故障引脚 (SF) 一起使用,以指示哪个输入出现故障。有关更多详细信息,请参阅节 8.4.3
A2 19 I 逻辑控制输入地址 2 (A2)。该引脚具有 4MΩ 内部下拉电阻。该引脚还可以与特定故障引脚 (SF) 一起使用,以指示哪个输入出现故障。有关更多详细信息,请参阅节 8.4.3
D 8 I/O 漏极引脚。可以是输入或输出。漏极引脚不受过压保护,应保持在推荐的工作范围内。
EN 2 I 高电平有效逻辑使能 (EN) 引脚。该引脚具有 4MΩ 内部下拉电阻。当引脚为低电平时,该器件被禁用,所有开关都变为高阻抗。当该引脚为高电平时,Ax 逻辑输入确定各个开关状态。有关更多详细信息,请参阅节 8.4.3
FF 11 O 一般故障标志。该引脚为漏极开路输出,当在任何源极 (Sx) 输入引脚上检测到过压情况时,该引脚置为低电平有效。通过 1kΩ 上拉电阻将该引脚连接到外部电源(1.8V 至 5.5V)。
GND 18 P 接地 (0V) 基准
S1 4 I/O 过压保护源极引脚 1。可以是输入或输出。
S2 5 I/O 过压保护源极引脚 2。可以是输入或输出。
S3 6 I/O 过压保护源极引脚 3。可以是输入或输出。
S4 7 I/O 过压保护源极引脚 4。可以是输入或输出。
S5 16 I/O 过压保护源极引脚 5。可以是输入或输出。
S6 15 I/O 过压保护源极引脚 6。可以是输入或输出。
S7 14 I/O 过压保护源极引脚 7。可以是输入或输出。
S8 13 I/O 过压保护源极引脚 8。可以是输入或输出。
SF 10 O 具体故障标志。如表 8-1 所示,该引脚是漏极开路输出,当根据 A0、A1 和 A2 的状态在特定引脚上检测到过压条件时,该引脚置为低电平有效。通过 1kΩ 上拉电阻将该引脚连接到外部电源(1.8V 至 5.5V)。
VDD 17 P 正电源。该引脚是正电源电势最高的引脚。为了可靠运行,在 VDD 和 GND 之间连接一个 0.1µF 至 10µF 的去耦电容器。
VFN 9 P 负极故障电压电源,用于确定负极侧的过压保护触发阈值。如果触发阈值与器件的负极电源相同,则连接到 VSS。为了可靠运行,在 VFN 和 GND 之间连接一个 0.1µF 至 10µF 的去耦电容器。
VFP 12 P 确定正极侧过压保护触发阈值的正故障电压电源。如果触发阈值与器件的正极电源相同,则连接到 VDD。为了可靠运行,在 VFP 和 GND 之间连接一个 0.1µF 至 10µF 的去耦电容器。
VSS 3 P 负电源。该引脚是负电源电势最高的引脚。在单电源应用中,该引脚可以接地。为了可靠运行,在 VSS 和 GND 之间连接一个 0.1µF 至 10µF 的去耦电容器。
I = 输入,O = 输出,I/O = 输入和输出,P = 电源
预发布封装