ZHCSL94A June 2024 – October 2024 LMH1229 , LMH1239
PRODUCTION DATA
LMH1229 引脚排列和封装与 EQ 模式下使用的 LMH1297(具有集成时钟恢复器的 12G-SDI 双向 I/O)兼容。此引脚兼容性可实现简单的升级路径,从而提高 SDI 电缆长度性能。图 7-1 显示了引脚排列差异的摘要。
| 图例 |
|---|
| 无需特殊配置 |
| 次要引脚设置差异 |
| 主要引脚设置和定义差异 |
有关器件引脚功能的详细比较情况,请参阅表 7-1。
| 引脚编号 | LMH1229 | LMH1297 | 差异摘要(1) |
|---|---|---|---|
| 1 | SDI_IN+ | SDI_IO+ | 无 |
| 2 | SDI_IN- | SDI_IO- | |
| 8 | SDI_OUT+ | SDI_OUT+ | 无 |
| 7 | SDI_OUT- | SDI_OUT- | |
| 23 | OUT0+ | OUT0+ | 无 |
| 22 | OUT0- | OUT0- | |
| 19 | OUT1+ | IN0+ | LMH1229:次级 100Ω PCB 输出。 LMH1297:不用考虑。在 EQ 模式下未使用引脚。 对于引脚兼容的功能:保持悬空。 |
| 18 | OUT1- | IN0- | |
| 4 | LOOP_BW_SEL | OUT0_SEL | LMH1229:4 电平 CDR 环路带宽控制。 LMH1297:不用考虑。在 EQ 模式下始终启用 OUT0。 对于引脚兼容的功能:保持悬空(电平 F)。 |
| 5 | OUT_MUX_SEL | EQ/CD_SEL | LMH1229:4 电平输出多路复用器选择控制。 LMH1297:针对 EQ 模式保持低电平 对于引脚兼容的功能:仅针对 100Ω OUT0 PCB 输出保持低电平。 |
| 9 | VOD_DE | HOST_EQ0 | 无 |
| 12 | MODE_SEL | MODE_SEL | LMH1229:电平 H 强制进入省电模式(启用 SPI)。 LMH1297:保留电平 H。 对于引脚兼容的功能:仅使用电平 F、R 或 L。 |
| 14 | SDI_OUT_SEL | SDI_OUT_SEL | 无 |
| 15 | LF+ | RSV2 | LMH1229:可选的外部环路滤波电容器(不连接的情况下将以默认模式运行)。 LMH1297:保留(不连接)。 对于引脚兼容的功能:保持悬空。 |
| 16 | LF- | RSV3 | |
| 17 | OUT_CTRL | OUT_CTRL | LMH1229:为 OUT0、OUT1 和 SDI_OUT 选择旁路模式运行。 LMH1297:仅为 OUT0 选择旁路模式运行 对于引脚兼容的功能:保持悬空(电平 F)。 |
| 24 | SDI_VOD | SDI_VOD | 无 |
| 27 | LOCK_N | LOCK_N | 无 |
| 32 | ENABLE | ENABLE | 无 |
| 11 | CS_N_ADDR0 | SS_N_ADDR0 | 无 注意:LMH1229 与 LMH1297 SMBus 模式器件地址之间存在差异。 |
| 28 | POCI_ADDR1 | MISO_ADDR1 | 无 注意:LMH1229 与 LMH1297 SMBus 模式器件地址之间存在差异。 |
| 13 | PICO_SDA | MOSI_SDA | 无 |
| 29 | SCK_SCL | SCK_SCL | 无 |
| 10 | RSV1 | RSV1 | 无 |
| 25 | RSV2 | RSV4 | 无 |
| 26 | RSV3 | RSV5 | 无 |
| 3、6、20 | VSS | VSS | 无 |
| 30 | VIN | VIN | 无 |
| 21 | VIN | VDD_CDR | 无。连接到与引脚 30 (VIN) 相同的外部电源。 |