ZHCSF92B November 2015 – December 2024 LMR14020-Q1
PRODUCTION DATA
图 4-1 DDA 封装8 引脚 (HSOIC)顶视图
图 4-2 DPR 封装10 引脚 (WSON)顶视图| 名称 | 编号 | 类型(1) | 说明 | |
|---|---|---|---|---|
| SO-8 | WSON-10 | |||
| BOOT | 1 | 1 | P | 高侧 MOSFET 驱动器的自举电容连接。在 BOOT 和 SW 之间连接一个优质 0.1μF 电容。 |
| VIN | 2 | 2、3 | P | 连接到电源和旁路电容 CIN。从 VIN 引脚到高频旁路 CIN 和 GND 的路径必须尽可能短。 |
| EN | 3 | 4 | A | 使能引脚,具有内部上拉电流源。拉至 1.2V 以下可禁用器件。悬空或连接到 VIN 可启用器件。可通过两个电阻调节输入欠压锁定。请参阅“启用和调节欠压锁定”部分。 |
| RT/SYNC | 4 | 5 | A | 电阻时序或外部时钟输入。当使用外部接地电阻设置开关频率时,内部放大器将该引脚保持为固定电压。如果该引脚拉至超出 PLL 上限阈值,则模式发生变化,引脚变为同步输入。内部放大器禁用,引脚呈现为内部 PLL 的高阻抗时钟输入。如果时钟边沿停止,内部放大器将重新使能,并且工作模式会恢复为通过电阻进行频率编程。 |
| FB | 5 | 7 | A | 反馈输入引脚,连接到反馈分压器以设置 VOUT。直接连接到 VOUT 以实现固定输出。在运行期间,请勿使该引脚发生接地短路。 |
| SS | 6 | 6 | A | 软启动控制引脚。连接到电容器以设置软启动时间。 |
| PGOOD | 不适用 | 8 | A | 电源漏极开路输出正常标志。使用 10kΩ 至 100kΩ 的上拉电阻器连接到逻辑轨或其他不高于 7V 的直流电压。 |
| GND | 7 | 9 | G | 系统接地引脚。 |
| SW | 8 | 10 | P | 稳压器的开关输出。内部连接到低侧功率 MOSFET。连接到功率电感器。 |
| 散热焊盘 | 9 | 11 | G | 裸片的主要热耗散途径。必须连接到 PCB 上的接地层。 |