ZHCSES9D October 2015 – March 2021 TUSB322I
PRODUCTION DATA
使用 ADDR 引脚,将 TUSB322I 器件配置为 I2C 通信或 GPIO 输出。ADDR 引脚是一个三电平控制引脚。当 ADDR 引脚保持悬空 (NC) 时,TUSB322I 器件处于 GPIO 输出模式。当 ADDR 引脚被拉至高电平或拉至低电平时,TUSB322I 器件处于 I2C 模式。
TUSB322I 器件的所有输出均为开漏配置。
OUT1 和 OUT2 引脚用于输出处于 GPIO 模式时的 Type-C 电流模式。此外,OUT3 引脚用于传达 GPIO 模式下的音频附件模式。表 6-3 列出了输出引脚设置。有关引脚及其用途的更多信息,请参阅节 4。
| OUT1 | OUT2 | 说明 |
|---|---|---|
| H | H | 未连接状态下的默认电流 |
| H | L | 连接状态下的默认电流 |
| L | H | 连接状态下的中等电流 (1.5A) |
| L | L | 连接状态下的高电流 (3.0A) |
在 I2C 模式下运行时,TUSB322I 器件使用 SCL 和 SDA 线路提供时钟和数据,并通过 INT_N 引脚向系统传达 I2C 寄存器变化或中断信息。当 TUSB322I 器件使用新信息更新寄存器时,INT_N 引脚将被拉至低电平。INT_N 引脚为开漏。当 INT_N 引脚被拉至低电平时,应设置 INTERRUPT_STATUS 寄存器。要清除 INTERRUPT_STATUS 寄存器,终端用户会写入 I2C。
在 GPIO 模式下运行时,使用 OUT3 引脚代替 INT_N 引脚,以确定是否检测到并连接了音频附件。当检测到音频附件时,OUT3 引脚被拉至低电平。
当 I2C 使用 3.3V 的电源时,终端客户必须确保 VDD 为 3V 和更大值。否则,I2C 可能会对器件反向供电。