ZHCS830A March   2012  – June 2025 TPS79633-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 欠压锁定 (UVLO)
      2. 6.3.2 关断
      3. 6.3.3 有源放电(新芯片)
      4. 6.3.4 热保护
      5. 6.3.5 稳压器保护
    4. 6.4 器件功能模式
      1. 6.4.1 正常运行
      2. 6.4.2 压降运行
      3. 6.4.3 禁用
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 退出压降
      2. 7.1.2 外部电容器要求
      3. 7.1.3 对于改进 PSRR 和噪声性能的电路板布局布线建议
      4. 7.1.4 稳压器安装
      5. 7.1.5 热性能信息
        1. 7.1.5.1 功率耗散
        2. 7.1.5.2 估算结温
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件命名规则
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

典型特性

TPS796-Q1 TPS79630-Q1 输出电压与输出电流间的关系
旧芯片
图 5-1 TPS79630-Q1 输出电压与输出电流间的关系
TPS796-Q1 TPS79628-Q1 输出电压与结温间的关系
旧芯片
图 5-3 TPS79628-Q1 输出电压与结温间的关系
TPS796-Q1 TPS79628-Q1 接地电流与结温间的关系
旧芯片
图 5-5 TPS79628-Q1 接地电流与结温间的关系
TPS796-Q1 TPS79630-Q1 输出频谱噪声密度与频率间的关系
旧芯片
图 5-7 TPS79630-Q1 输出频谱噪声密度与频率间的关系
TPS796-Q1 TPS79630-Q1 输出频谱噪声密度与频率间的关系
旧芯片
图 5-9 TPS79630-Q1 输出频谱噪声密度与频率间的关系
TPS796-Q1 TPS79633-Q1 输出频谱噪声密度与频率间的关系
新芯片,COUT = 10uF
图 5-11 TPS79633-Q1 输出频谱噪声密度与频率间的关系
TPS796-Q1 TPS79628-Q1 压降电压与结温间的关系
旧芯片
图 5-13 TPS79628-Q1 压降电压与结温间的关系
TPS796-Q1 TPS79630-Q1 波纹抑制与频率
旧芯片
图 5-15 TPS79630-Q1 波纹抑制与频率
TPS796-Q1 TPS79630-Q1 波纹抑制与频率
旧芯片
图 5-17 TPS79630-Q1 波纹抑制与频率
TPS796-Q1 TPS79633-Q1 波纹抑制与频率
新芯片,COUT = 1uF
图 5-19 TPS79633-Q1 波纹抑制与频率
TPS796-Q1 启动时间
新芯片
图 5-21 启动时间
TPS796-Q1 TPS79630-Q1 线路瞬态响应
旧芯片
图 5-23 TPS79630-Q1 线路瞬态响应
TPS796-Q1 TPS79628-Q1 负载瞬态响应
旧芯片
图 5-25 TPS79628-Q1 负载瞬态响应
TPS796-Q1 TPS79625-Q1 上电和断电
旧芯片
图 5-27 TPS79625-Q1 上电和断电
TPS796-Q1 TPS79630-Q1 压降电压与输出电流间的关系
旧芯片
图 5-29 TPS79630-Q1 压降电压与输出电流间的关系
TPS796-Q1 TPS79630-Q1 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
旧芯片
图 5-31 TPS79630-Q1 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
TPS796-Q1 TPS79630-Q1 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
旧芯片
图 5-33 TPS79630-Q1 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
TPS796-Q1 TPS79633-Q1 输出电压与输出电流间的关系
新芯片
图 5-2 TPS79633-Q1 输出电压与输出电流间的关系
TPS796-Q1 TPS79633-Q1 输出电压与结温间的关系
新芯片
图 5-4 TPS79633-Q1 输出电压与结温间的关系
TPS796-Q1 TPS79633-Q1 接地电流与结温间的关系
新芯片
图 5-6 TPS79633-Q1 接地电流与结温间的关系
TPS796-Q1 TPS79633-Q1 输出频谱噪声密度与频率间的关系
新芯片
图 5-8 TPS79633-Q1 输出频谱噪声密度与频率间的关系
TPS796-Q1 TPS79630-Q1 输出频谱噪声密度与频率间的关系
旧芯片
图 5-10 TPS79630-Q1 输出频谱噪声密度与频率间的关系
TPS796-Q1 TPS79630-Q1 均方根输出噪声与旁路电容间的关系
旧芯片
图 5-12 TPS79630-Q1 均方根输出噪声与旁路电容间的关系
TPS796-Q1 TPS79633-Q1 压降电压与结温间的关系
新芯片
图 5-14 TPS79633-Q1 压降电压与结温间的关系
TPS796-Q1 TPS79630-Q1 波纹抑制与频率
旧芯片
图 5-16 TPS79630-Q1 波纹抑制与频率
TPS796-Q1 TPS79633-Q1 波纹抑制与频率
新芯片
图 5-18 TPS79633-Q1 波纹抑制与频率
TPS796-Q1 启动时间
旧芯片
图 5-20 启动时间
TPS796-Q1 TPS79618-Q1 线路瞬态响应
旧芯片
图 5-22 TPS79618-Q1 线路瞬态响应
TPS796-Q1 TPS79633-Q1 线路瞬态响应
新芯片
图 5-24 TPS79633-Q1 线路瞬态响应
TPS796-Q1 TPS79633-Q1 负载瞬态响应
新芯片
图 5-26 TPS79633-Q1 负载瞬态响应
TPS796-Q1 TPS79633-Q1 上电和断电
新芯片
图 5-28 TPS79633-Q1 上电和断电
TPS796-Q1 TPS79633-Q1 压降电压与输出电流间的关系
新芯片
图 5-30 TPS79633-Q1 压降电压与输出电流间的关系
TPS796-Q1 TPS79630-Q1 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
旧芯片
图 5-32 TPS79630-Q1 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系