ZHCAFM8 August   2025 TAD5112 , TAD5112-Q1 , TAD5142 , TAD5212 , TAD5212-Q1 , TAD5242

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2禁用 PLL 时的目标模式功耗
  6. 3启用 PLL 时的目标模式功耗
  7. 4最低功耗设置
  8. 5总结
  9. 6参考资料

最低功耗设置

为尽可能降低 TAD52xx 器件的功耗,请确保未使用的模块均已禁用,使用应用所需的最低采样率、位时钟和控制器时钟,并采用尽可能低的 AVDD 和 IOVDD 电源电压工作。以下列表总结了最低功耗运行的设置和寄存器:

  • 采用尽可能低的电源电压工作。AVDD 和 IOVDD 独立支持 1.8V 或 3.3V 电源(AVDD 和 IOVDD 可以具有不同的电源电平)。
    • 未使用的数字输入,连接到数字地。
    • 未使用的输出,保持未连接状态。
  • 通过 BO_PO_R118 (IN_CH_EN) 寄存器禁用未使用的 DAC 通道。
  • 通过 BO_PO_R120 (PWR_CFG) 寄存器禁用 MICBIAS 电源(如果未使用)。
  • 采用尽可能低的采样率工作。
  • 禁用 PLL,如果系统提供低抖动控制器时钟。请参阅第 2 节,了解禁用 PLL 的设置说明。
  • 禁用未使用的后处理块:
    • 通过 BO_PO_R115[4:3] (DSP_CFG) 寄存器,禁用双二阶滤波器(如果未使用)。
  • 通过 BO_PO_R115[7:6] (DSP_CFG) 寄存器选择超低延迟滤波器而非线性相位抽取滤波器(如果应用允许)。
  • 对于主要 ASI,通过 BO_PO_R26[5:4] (PASI_WLEN) 寄存器使用应用允许的最小字长;对于辅助 ASI,则使用 BO_P3_R26[5:4] (SASI_WLEN)。