ZHCADN9 November   2023 TAA5212 , TAA5412-Q1 , TAC5111 , TAC5111-Q1 , TAC5112 , TAC5112-Q1 , TAC5211 , TAC5212 , TAC5212-Q1 , TAC5311-Q1 , TAC5312-Q1 , TAC5411-Q1 , TAC5412-Q1 , TAD5112 , TAD5112-Q1 , TAD5212 , TAD5212-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2半自动模式
  6. 3时钟错误检测
  7. 4确定自动检测模式下的传入时序
  8. 5总结

确定自动检测模式下的传入时序

还可以通过读取某些状态寄存器来检测传入时序。可以通过寄存器监控主要 ASI 和辅助 ASI 的 FSYNC 速率以及 BCLK 与 FSYNC 的比率。

  1. PASI_SAMP_RATE_STS (B0_P0_R62_D[7:2])
    • 检测到的主要 FSYNC 速率
  2. PLL_MODE_STS (B0_P0_R62_D[1:0])
    • 推导出的 PLL 工作模式
    PLL 使用状态。
    0d = 在整数模式下使用 PLL
    1d = 在小数模式下使用 PLL
    2d = 未使用 PLL
    3d = 保留
  3. SASI_SAMP_RATE_STS (B0_P0_R63_D[7:2])
    • 检测到的辅助 FSYNC 速率
  4. DEM_RATE_STS (B0_P0_R64_D[7:6])
    • 推导出的 DEM 配置
    DEM 速率使用状态。
    0d = 1x DEM 用于 ADC 和 DAC 调制器
    1d = 2x DEM 用于 ADC 和 DAC 调制器
    2d = 4x DEM 用于 ADC 和 DAC 调制器
    3d = 用于 ADC 和 DAC 调制器的 DEM 速率的编程值
  5. FS_CLKSRC_RATIO_DET_MSB_STS (B0_P0_R64_D[5:0])
    • 检测到音频时钟源时钟与 FSYNC 的比率
  6. FS_CLKSRC_RATIO_DET_LSB_STS (B0_P0_R65_D[7:0])
    • 检测到音频时钟源时钟与 FSYNC 的比率