ZHCACZ3 august   2023 TMDS1204

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2通用配置引脚
  6. 3发送器配置
  7. 4接收器配置
  8.   参考文献

通用配置引脚

EN: 当为低电平时,TMDS1204 将保持复位状态。EN 引脚具有一个连接到 VIO 的内部 250k 上拉电阻。对于无源电路实施,建议在 EN 引脚上添加一个外部 0.22µF 下拉电容器。

VIO:TMDS1204 支持 1.2V、1.8V 和 3.3V LVCMOS 电平,具体取决于源 I/O 电压要求。VIO 引脚用于选择以下 2 电平控制引脚使用的电压电平:LV_DDC_SDA、LV_DDC_SCL、SCL/CFG0 和 SDA/CFG1。

表 2-1 基于 LVCMOS 信号电平的 VIO 电压
VIO 引脚 LVCMOS 信号电平
VIO < 1.5V 1.2V
1.5V < VIO < 2.5V 1.8V
VIO > 2.5V 3.3V

模式(引脚搭接或 I2C 模式):MODE 引脚提供四种工作模式:三种引脚搭接模式和一种 I2C 模式。

在所有三种引脚搭接模式中,都会启用 DDC 监控功能。在 I2C 模式下,DDC 监控功能默认启用,但可以通过寄存器禁用。

表 2-2 模式引脚设置
模式 说明
0 具有固定接收器均衡器的引脚搭接模式
R 具有灵活接收器均衡器和扇出缓冲器支持的引脚搭接模式
F I2C 模式
1 具有灵活接收器均衡器但无扇出缓冲器支持的引脚搭接模式
扇出缓冲器:在某些应用中,HDMI 接收器要求时钟和数据必须位于不同的路径上。TMDS1204 实施了扇出缓冲器功能来支持此类应用。启用扇出缓冲器功能后,在 HDMI 1.4 或 HDMI 2.0 下运行时,TMDS1204 将在 RCLKOUTp/n 上输出 HDMI 时钟。OUT_CLKp/n 将被禁用。在 HDMI 2.1 FRL 模式下运行时,TMDS1204 将在 OUT_CLKp/n 上输出 FRL 数据通道 3。RCLKOUTp/n 将被禁用。在引脚搭接模式下,该功能会在 MODE 引脚为“R”时启用,或者当 TMDS1204 配置为 I2C 模式时,可通过 FANOUT_EN 寄存器启用该功能。但是,如果启用交换,则将禁用扇出缓冲器功能。

SCL/CFG0:在引脚搭接模式下,该引脚为 CFG0 引脚。对于正常 HDMI 模式,建议将该引脚连接至 0。在 I2C 模式下,这个是 SCL 引脚。

SDA/CFG1:在引脚搭接模式下,该引脚为 CFG1 引脚。对于正常通道顺序,CFG1 引脚需要设置为“0”,但如果输入/输出通道顺序交换,则应设置为“1”。在 I2C 模式下,这个是 SDA 引脚。

LINEAR_EN 引脚:TMDS1204 支持线性模式和限幅模式,建议针对接收器和发送器应用分别在每种模式下运行。配置为线性转接驱动器时,TMDS1204 的差分输出电平是 GPU 输出电平的线性函数,从而支持将 TMDS1204 用于透明呈现链路训练并用作通道缩短器。配置为限幅转接驱动器时,TMDS1204 的差分输出电压电平独立于图形处理单元 (GPU) 的输出电平,从而确保插座的 HDMI 电平符合要求。

引脚搭接模式下的 TMDS1204 提供了基于 HDMI 工作模式在限幅和线性之间动态切换的选项。在接收器应用中使用该器件时,建议将 LINEAR_EN 引脚设置为“F”。在发送器应用中使用该器件时,建议将 LINEAR_EN 引脚设置为“0”。如果使用 I2C 模式,可以将 LINEAR_EN 寄存器设置“1”以启用线性模式。

LINEAR_EN 引脚电平 HDMI 1.4、2.0 或 DP HDMI 2.1 FRL
0 限幅启用 限幅启用
R 保留 保留
F 线性启用 线性启用
1 限幅启用 线性启用
注: 对于线性模式下的 HDMI2.1,GPU 发送器必须满足以下要求。
GPU TX 发送器 最小值 最大值 单位
单端摆幅 400 500 mV
3Gbps、6Gbps、8Gbps、10Gbps、12Gbps FRL 的上升/下降时间 16 mV/ps
SIGDET_OUT: 当检测到信号时,TMDS1204 完全正常工作。如果未检测到信号,则器件进入待机状态,等待信号。此引脚作为 TMDS1204 电源管理功能的一部分,支持输入信号检测功能。如果处于待机状态且 HPD_IN 引脚置为高电平,当在 IN_CLK 或 IN_D2 上检测到信号时,TMDS1204 会将 SIGDET_OUT 引脚置为低电平,如表 2-3 所示。否则,进入断电或待机状态时,SIGDET_OUT 引脚将被取消置位。如果使用,SIGDET_OUT 引脚需要连接 10kΩ 或更大的外部上拉电阻
表 2-3 SIGDET_OUT 信号参考
HDMI 1.4 或 2.0 HDMI 2.1
交换启用 IN_D2 信号参考 IN_CLK 信号参考
交换禁用 IN_CLK 信号参考 IN_D2 信号参考

外部 DDC 电平转换器:由于 TMDS1204 器件没有 DDC 缓冲器功能,因此如果需要 DDC 缓冲,必须实施外部 DDC 电平转换器。使用外部 DDC 电平转换器进行设计时,请记住,HDMI 规范将 HDMI 发送器和接收器的 DDC 总线电容限制为不超过 50pF。因此,必须注意确保外部 DDC 电平转换器的电容不会导致发送器或接收器与 HDMI 插座之间的总电容大于 50pF。