ZHCACP0A may   2023  – june 2023 ADS54J60

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2交错架构
  6. 3直流偏移校正
    1. 3.1 直流偏移校正架构
      1. 3.1.1 默认配置
      2. 3.1.2 旁路直流偏移校正
    2. 3.2 冻结直流偏移校正
    3. 3.3 环境温度波动的影响
    4. 3.4 输入频率对交错杂散的影响
  7. 4外部偏移校正
  8. 5配置外部直流偏移校正(通道 A)
    1. 5.1 器件默认配置
    2. 5.2 HSDC Pro 基线捕获
    3. 5.3 冻结交错引擎和直流偏移值
    4. 5.4 读取冻结的直流偏移值
    5. 5.5 加载直流偏移值
    6. 5.6 确认 HSDC Pro 捕获
  9. 6总结
  10. 7参考文献
  11. 8修订历史记录

摘要

交错是一种强大的技术,其中多个模数转换器 (ADC) 级联在一起,可大大提高转换器的采样率。不过,实现交错架构的代价是会产生不需要的频谱杂散。这些杂散因各个转换器之间的增益、偏移、时序和带宽不匹配而产生。ADS54J60 包含四个交错式 ADC 内核,每个内核会产生不同的杂散偏移。环境温度变化会导致杂散偏移值出现更大的差异。本应用手册演示了如何实现外部偏移校正块,以在温度变化时保持交错杂散的幅度。