ZHCACO2 may   2023 TPS7H5001-SP

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2系统设计原理
    1. 2.1  开关频率
    2. 2.2  前沿消隐
    3. 2.3  死区时间
    4. 2.4  使能和 UVLO
    5. 2.5  输出电压编程
    6. 2.6  软启动
    7. 2.7  检测电路
    8. 2.8  故障模式
    9. 2.9  断续模式
    10. 2.10 斜率补偿
    11. 2.11 输出电容
    12. 2.12 补偿
  6. 3测试结果
  7. 4物料清单
  8. 5原理图
  9. 6PCB 布局
  10. 7参考文献

引言

TPS7H5001-SP EVM 使用 TPS7H5001-SP 和 LMG1210 实现具有误差放大、电流检测和过流保护功能的同步降压转换器。此设计可将 12V 电压轨转换为适用于高电流 FPGA 设计的 0.8V 电压轨,并且可满足 FGPA 内核电压轨所需的严格稳压要求。TPS7H5001-SP 用于开关同步降压转换器的 FET,并为输出端提供电压和电流。由于 TPS7H5001 的初级开关输出具有大约 150mA 的峰值电流能力,因此使用 LMG1210 栅极驱动器放大电流,为同步降压转换器的 FET 提供足够的电流。该系统使用 TPS7H5001-SP 生成 80A 输出电流。这些输出与 TPS7H5001-SP 本身无关,可以根据设计提高或降低这些输出值。完整设计是作为测试平台的一部分创建的,涵盖 3 个独立电路板,分别为一个带有 TPS7H5001-SP 的控制器卡、一个带有功率级的子卡和一个具有大电容的主板。该设计旨在展示系统的可行性,但未针对尺寸进行优化。