ZHCAA83A May   2016  – April 2021 ADC32RF45 , LMX2582 , LMX2592

 

  1.   商标
  2. 1ADC 信噪比分量
  3. 2了解相位噪声和抖动以及 SNR
  4. 3超低抖动的设计
  5. 4影响抖动的因素
  6. 5参考文献
  7. 6相关网站
  8. 7修订历史记录

ADC 信噪比分量

ADC 的信噪比 (SNR) 是一项重要规格。此规格的数值较高表示 ADC 可以更好地将所需输入信号与在采样过程中也被捕获的有害噪声区分开。ADC 的 SNR 有三个主要影响因素:ADC 的量化和热噪声(不随输入频率变化)和时钟抖动(取决于频率)。图 1-1 所示示例为 62.5dBFs 的 ADC 热噪声以及时钟的 SNR(具有抖动,tclock_jitter 为 50fs)。Topic Link Label2Equation1根据,已知信号频率和抖动即可得出时钟的 SNR(请参阅中的讨论):

Equation1. SNRclock_jitter [dBc] = –20 × log (2π × Finput × tclock_jitter)

如图所示,在低输入频率下,ADC 的高 SNR 保持不变,但在高输入频率下,时钟 SNR 开始占主导地位。

GUID-736C3C77-9DD5-4374-A05D-0E4052BA1654-low.gif图 1-1 ADC 和时钟抖动对 SNR 的贡献

目前已知 50fs 的时钟抖动对总 SNR 的影响,接下来看看性能较低的时钟(抖动较高)的影响。图 1-2如 所示,时钟抖动越高,在高 ADC 输入频率下,时钟性能对 SNR 降低的影响越大。因此,必须确保时钟抖动尽可能低,并且可以根据高频合成器时钟源的不同参数来调整此规格,以便实现理想的低抖动值。

GUID-3261B791-45CC-4DB2-9605-21EB1586C79C-low.gif图 1-2 不同时钟抖动对总 SNR 的影响