ZHCSIX8E October   2018  – August 2020 UCC23513

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议工作条件
    4. 6.4  热性能信息
    5. 6.5  额定功率
    6. 6.6  绝缘规格
    7. 6.7  安全相关认证
    8. 6.8  安全限值
    9. 6.9  电气特性
    10. 6.10 开关特性
    11. 6.11 绝缘特性曲线
    12. 6.12 典型特性
  7. 参数测量信息
    1. 7.1 传播延迟、上升时间和下降时间
    2. 7.2 IOH 和 IOL 测试
    3. 7.3 CMTI 测试
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 电源
      2. 8.3.2 输入级
      3. 8.3.3 输出级
      4. 8.3.4 保护特性
        1. 8.3.4.1 欠压锁定 (UVLO)
        2. 8.3.4.2 有源下拉
        3. 8.3.4.3 短路钳位
    4. 8.4 器件功能模式
      1. 8.4.1 ESD 结构
  9. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 选择输入电阻器
        2. 9.2.2.2 栅极驱动器输出电阻器
        3. 9.2.2.3 估算栅极驱动器功率损耗
        4. 9.2.2.4 估算结温
        5. 9.2.2.5 选择 VCC 电容器
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
    3. 11.3 PCB 材料
  12. 12机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DWY|6
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

设计人员必须密切关注 PCB 布局,以便实现 UCC23513 的出色性能。以下是一些主要的指导准则:

  • 组件放置:
    • 必须在 VCC 和 VEE 引脚之间靠近器件的位置连接低 ESR 和低 ESL 电容器,以旁路噪声并在外部功率晶体管导通时支持高峰值电流。
    • 为了避免连接到开关节点的 VEE 引脚上产生较大的负瞬态,必须最大程度地减小顶部晶体管源极和底部晶体管源极之间的寄生电感。
  • 接地注意事项:
    • 将对晶体管栅极进行充电和放电的高峰值电流限制在最小的物理区域内至关重要。该限制可降低环路电感并最大程度地降低晶体管栅极端子上的噪声。栅极驱动器必须尽可能靠近晶体管放置。
  • 高电压注意事项:
    • 为确保初级侧和次级侧之间的隔离性能,请避免在驱动器器件下方放置任何 PCB 迹线或铜。建议使用 PCB 切口或坡口,以防止可能影响隔离性能的污染。
  • 散热注意事项:
    • 如果驱动电压较高,负载较重或开关频率较高,那么 UCC23513 可能会耗散较大的功率。适当的 PCB 布局有助于将器件产生的热量散发到 PCB,并最大限度地降低结到电路板的热阻抗 (θJB)。
    • 建议增加连接到 VCC 和 VEE 引脚的 PCB 铜,优先最大程度地增加到 VEE 的连接。不过,必须考虑前面提到的高电压 PCB 注意事项。
    • 如果系统有多个层,TI 还建议通过具有足够尺寸的通孔将 VCC 和 VEE 引脚连接到内部接地或电源平面。这些通孔应靠近 IC 引脚,以最大限度地提高热导率。不过,请记住,不要重叠来自不同高电压平面的迹线或铜。