ZHCSQE1A
January 2024 – December 2024
TPS4810-Q1
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性
5.6
开关特性
5.7
典型特性
6
参数测量信息
7
详细说明
7.1
概述
7.2
功能方框图
7.3
特性说明
7.3.1
电荷泵和栅极驱动器输出(VS、G1PU、G1PD、G2、BST、SRC)
7.3.2
使用 FET 栅极(G1PU、G1PD)压摆率控制的容性负载驱动
7.3.3
短路保护
7.3.3.1
带自动重试的短路保护
7.3.3.2
带闭锁的短路保护
7.3.4
欠压保护 (UVLO)
7.3.5
反极性保护
7.3.6
短路保护诊断 (SCP_TEST)
7.3.7
TPS48100-Q1 用作简单的栅极驱动器
7.4
器件功能模式
8
应用和实施
8.1
应用信息
8.2
典型应用:使用低侧电流检测功能的电池管理系统 (BMS) 中的断路器
8.2.1
设计要求
8.2.2
详细设计过程
8.2.3
应用曲线
8.3
电源相关建议
8.4
布局
8.4.1
布局指南
8.4.2
布局示例
9
器件和文档支持
9.1
接收文档更新通知
9.2
支持资源
9.3
商标
9.4
静电放电警告
9.5
术语表
10
修订历史记录
11
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
DGX|19
MPSS147
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsqe1a_oa
zhcsqe1a_pm
8.4.1
布局指南
将检测电阻 (R
SNS
) 靠近 TPS4810x-Q1 放置,然后使用开尔文技术连接 R
SNS
。更多有关开尔文技术的信息,请参阅
选择合适的检测电阻布局
。
对于所有应用,在 VS 端子和 GND 之间选择一个 0.1µF 或值更高的陶瓷去耦电容器。为改善去耦以应对电源线路干扰,可考虑在控制器的电源引脚 (VS) 处添加 RC 网络。
为最大限度减小环路电感,使电路板输入到负载的大电流路径以及返回路径相互平行且彼此靠近。
将外部 MOSFET 靠近控制器栅极驱动引脚 (G1PU/PD 和 G2) 放置,从而使 MOSFET 的栅极靠近控制器栅极驱动引脚并形成一个较短的栅极环路。考虑添加一个占位电阻与每个外部 MOSFET 的栅极串联,以便在需要时抑制高频振荡。
在输入端放置一个 TVS 二极管以用于在热插拔和快速关断事件期间钳制电压瞬态。
将外部自举电容器靠近 BST 和 SRC 引脚放置以形成极短的环路。
将 TPS4810x-Q1 周围各种元件的接地连接直接相互连接,并连接到 TPS4810x-Q1 GND,然后连接到系统接地的一个点上。请勿通过大电流接地线将各种元件接地相互连接。