ZHCSEZ9C January   2016  – August 2020 TPD3S714-Q1

PRODUCTION DATA  

  1. 项目符号
  2. 应用
  3. 说明
  4. Revision History
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings—AEC Specification
    3. 6.3 ESD Ratings—IEC Specification
    4. 6.4 ESD Ratings—ISO Specification
    5. 6.5 Recommended Operating Conditions
    6. 6.6 Thermal Information
    7. 6.7 Electrical Characteristics
    8. 6.8 Timing Requirements
    9. 6.9 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1  AEC-Q100 Qualified
      2. 8.3.2  Short-to-Battery and Short-to-Ground Protection on VBUS_CON
      3. 8.3.3  Short-to-Battery and Short-to-VBUS Protection on VD+, VD–
      4. 8.3.4  ESD Protection on VBUS_CON, VD+, VD–
      5. 8.3.5  Low RON nFET VBUS Switch
      6. 8.3.6  High Speed Data Switches
      7. 8.3.7  Hiccup Current Limit
      8. 8.3.8  Fast Overvoltage Response Time
      9. 8.3.9  Integrated Input Enable
      10. 8.3.10 Fault Output Signal
      11. 8.3.11 Thermal Shutdown Feature
      12. 8.3.12 16-pin SSOP Package
    4. 8.4 Device Functional Modes
      1. 8.4.1 Normal Operation
      2. 8.4.2 Overvoltage Condition
      3. 8.4.3 Overcurrent Condition
      4. 8.4.4 Short-Circuit Condition
      5. 8.4.5 Device Logic Tables
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1 Short-to-Battery Tolerance
        2. 9.2.2.2 Maximum Current on VBUS
        3. 9.2.2.3 USB Data Rate
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
    1. 10.1 VBUS Path
    2. 10.2 VIN Pin
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 Receiving Notification of Documentation Updates
    3. 12.3 Support Resources
    4. 12.4 Trademarks
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

TPD3S714-Q1 是一款单芯片解决方案,可为汽车 USB 集线器、音响主机、后座娱乐系统、远程信息处理和媒体接口应用中 USB 连接器的 VBUS 和数据线路提供电池短路保护、短路保护以及 ESD 保护。集成的数据开关提供了出色的带宽,能够在 USB 发生电池短路时更大限度地减少信号衰减。高达 1GHz 的带宽可利用汽车 USB 环境中常见的长系留线缆来实现干净的 USB 2.0 高速 (480Mbps) 眼图。

电池短路保护可隔离内部系统电路,防止其受到 VBUS_CON、VD+ 和 VD– 引脚上任何过压情况的影响。在这些引脚上,TPD3S714-Q1 能够针对热插拔和直流事件处理高达 18V 的过压情况。过压保护电路可提供业界最可靠的电池短路隔离,能够关闭开关并保护上游收发器免受有害电压和电流尖峰的影响。VBUS_CON 引脚还提供了一个最高限值为 0.5A 的精确限流负载开关。过流保护会自动限制电流,以便在发生接地短路时防止上游电源轨发生压降。此外,该器件还在 VBUS_CON、VD+ 和 VD– 引脚上集成了系统级 IEC 61000-4-2 和 ISO 10605 ESD 保护功能,无需使用高电压、低容值的外部 ESD 二极管

器件信息(1)
器件型号封装封装尺寸(标称值)
TPD3S714-Q1SSOP (16)4.90mm × 3.90mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
GUID-A6B575D4-9253-4865-AEDE-308E2291CEDD-low.gif典型应用原理图