ZHCSPN9A December   2023  – March 2025 TAD5212-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求:I2C 接口
    7. 5.7  开关特性:I2C 接口
    8. 5.8  时序要求:SPI
    9. 5.9  开关特性:SPI
    10. 5.10 时序要求:TDM、I2S 或 LJ 接口
    11. 5.11 开关特性:TDM、I2S 或 LJ 接口
    12. 5.12 时序要求:PDM 数字麦克风接口
    13. 5.13 开关特性:PDM 数字麦克风接口
    14. 5.14 时序图
    15. 5.15 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 串行接口
        1. 6.3.1.1 控制串行接口
        2. 6.3.1.2 音频串行接口
          1. 6.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 6.3.1.2.2 IC 间音频 (I2S) 接口
          3. 6.3.1.2.3 左对齐 (LJ) 接口
        3. 6.3.1.3 通过共享总线使用多个器件
      2. 6.3.2 锁相环 (PLL) 和时钟生成
      3. 6.3.3 输出通道配置
      4. 6.3.4 基准电压
      5. 6.3.5 可编程麦克风偏置
      6. 6.3.6 数字 PDM 麦克风录音通道
      7. 6.3.7 信号链处理
        1. 6.3.7.1 DAC 信号链
          1. 6.3.7.1.1 可编程通道增益和数字音量控制
          2. 6.3.7.1.2 可编程通道增益校准
          3. 6.3.7.1.3 可编程数字高通滤波器
          4. 6.3.7.1.4 可编程数字双二阶滤波器
          5. 6.3.7.1.5 可配置数字内插滤波器
            1. 6.3.7.1.5.1 线性相位滤波器
              1. 6.3.7.1.5.1.1 采样速率:8kHz 或 7.35kHz
              2. 6.3.7.1.5.1.2 采样速率:16kHz 或 14.7kHz
              3. 6.3.7.1.5.1.3 采样速率:24kHz 或 22.05kHz
              4. 6.3.7.1.5.1.4 采样速率:32kHz 或 29.4kHz
              5. 6.3.7.1.5.1.5 采样速率:48kHz 或 44.1kHz
              6. 6.3.7.1.5.1.6 采样速率:96kHz 或 88.2kHz
              7. 6.3.7.1.5.1.7 采样速率:192kHz 或 176.4kHz
              8. 6.3.7.1.5.1.8 采样速率:384kHz 或 352.8kHz
              9. 6.3.7.1.5.1.9 采样速率:768kHz 或 705.6kHz
            2. 6.3.7.1.5.2 低延迟滤波器
              1. 6.3.7.1.5.2.1 采样速率:24kHz 或 22.05kHz
              2. 6.3.7.1.5.2.2 采样速率:32kHz 或 29.4kHz
              3. 6.3.7.1.5.2.3 采样速率:48kHz 或 44.1kHz
              4. 6.3.7.1.5.2.4 采样速率:96kHz 或 88.2kHz
              5. 6.3.7.1.5.2.5 采样速率:192kHz 或 176.4kHz
            3. 6.3.7.1.5.3 超低延迟滤波器
              1. 6.3.7.1.5.3.1 采样速率:24kHz 或 22.05kHz
              2. 6.3.7.1.5.3.2 采样速率:32kHz 或 29.4kHz
              3. 6.3.7.1.5.3.3 采样速率:48kHz 或 44.1kHz
              4. 6.3.7.1.5.3.4 采样速率:96kHz 或 88.2kHz
              5. 6.3.7.1.5.3.5 采样速率:192kHz 或 176.4kHz
          6. 6.3.7.1.6 可编程数字混频器
        2. 6.3.7.2 PDM 录音信号链
          1. 6.3.7.2.1 可编程通道增益和数字音量控制
          2. 6.3.7.2.2 可编程通道增益校准
          3. 6.3.7.2.3 可编程通道相位校准
          4. 6.3.7.2.4 可编程数字高通滤波器
          5. 6.3.7.2.5 可编程数字双二阶滤波器
          6. 6.3.7.2.6 可配置数字抽取滤波器
            1. 6.3.7.2.6.1 线性相位滤波器
              1. 6.3.7.2.6.1.1 采样速率:8kHz 或 7.35kHz
              2. 6.3.7.2.6.1.2 采样速率:16kHz 或 14.7kHz
              3. 6.3.7.2.6.1.3 采样速率:24kHz 或 22.05kHz
              4. 6.3.7.2.6.1.4 采样速率:32kHz 或 29.4kHz
              5. 6.3.7.2.6.1.5 采样速率:48kHz 或 44.1kHz
              6. 6.3.7.2.6.1.6 采样速率:96kHz 或 88.2kHz
              7. 6.3.7.2.6.1.7 采样速率:192kHz 或 176.4kHz
            2. 6.3.7.2.6.2 低延迟滤波器
              1. 6.3.7.2.6.2.1 采样速率:24kHz 或 22.05kHz
              2. 6.3.7.2.6.2.2 采样速率:32kHz 或 29.4kHz
              3. 6.3.7.2.6.2.3 采样速率:48kHz 或 44.1kHz
              4. 6.3.7.2.6.2.4 采样速率:96kHz 或 88.2kHz
              5. 6.3.7.2.6.2.5 采样速率:192kHz 或 176.4kHz
            3. 6.3.7.2.6.3 超低延迟滤波器
              1. 6.3.7.2.6.3.1 采样速率:24kHz 或 22.05kHz
              2. 6.3.7.2.6.3.2 采样速率:32kHz 或 29.4kHz
              3. 6.3.7.2.6.3.3 采样速率:48kHz 或 44.1kHz
              4. 6.3.7.2.6.3.4 采样速率:96kHz 或 88.2kHz
              5. 6.3.7.2.6.3.5 采样速率:192kHz 或 176.4kHz
          7. 6.3.7.2.7 自动增益控制器 (AGC)
          8. 6.3.7.2.8 语音活动检测 (VAD)
          9. 6.3.7.2.9 超声波活动检测 (UAD)
      8. 6.3.8 中断、状态和数字 I/O 引脚多路复用
      9. 6.3.9 Power Tune 模式
    4. 6.4 器件功能模式
      1. 6.4.1 睡眠模式或软件关断
      2. 6.4.2 工作模式
      3. 6.4.3 软件复位
    5. 6.5 编程
      1. 6.5.1 控制串行接口
        1. 6.5.1.1 I2C 控制接口
          1. 6.5.1.1.1 常规 I2C 运行
          2. 6.5.1.1.2 I2C 单字节和多字节传输
            1. 6.5.1.1.2.1 I2C 单字节写入
            2. 6.5.1.1.2.2 I2C 多字节写入
            3. 6.5.1.1.2.3 I2C 单字节读取
            4. 6.5.1.1.2.4 I2C 多字节读取
        2. 6.5.1.2 SPI 控制接口
  8. 寄存器映射
    1. 7.1 器件配置寄存器
      1. 7.1.1 TAD5212_B0_P0 寄存器
      2. 7.1.2 TAD5212_B0_P1 寄存器
      3. 7.1.3 TAD5212_B0_P3 寄存器
    2. 7.2 可编程系数寄存器
      1. 7.2.1  可编程系数寄存器:页面 8
      2. 7.2.2  可编程系数寄存器:页面 9
      3. 7.2.3  可编程系数寄存器:页面 10
      4. 7.2.4  可编程系数寄存器:页面 11
      5. 7.2.5  可编程系数寄存器:页面 15
      6. 7.2.6  可编程系数寄存器:页面 16
      7. 7.2.7  可编程系数寄存器:页面 17
      8. 7.2.8  可编程系数寄存器:页面 18
      9. 7.2.9  可编程系数寄存器:页面 19
      10. 7.2.10 可编程系数寄存器:页面 25
      11. 7.2.11 可编程系数寄存器:页面 26
      12. 7.2.12 可编程系数寄存器:页面 27
      13. 7.2.13 可编程系数寄存器:页面 28
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 应用
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 应用性能曲线图
      5. 8.2.5 EVM 设置的器件寄存器配置脚本示例
    3. 8.3 电源相关建议
      1. 8.3.1 适合 1.8V 运行的 AVDD_模式
      2. 8.3.2 适用于 1.8V 和 1.2V 运行的 IOVDD_IO_MODE
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

输出通道配置

该器件包含两对模拟输出引脚(OUTxP 和 OUTxM),这些引脚可以配置为差分输出或单端输出,用于回放通道。该器件支持使用高性能多通道 DAC 同时回放最多通道单端输出或最多通道差分输出。表 6-9 中显示了回放通道的输入源选择。

表 6-9 回放通道的输入源选择
P0_R100_D[7:5]:OUT1x_SRC[2:0] OUT1P/OUT1M 输入源选择
000 输出驱动器禁用
001(默认值) DAC 信号链
010 模拟旁路信号链
011 DAC 和模拟旁路信号链的混合
100 OUT1P 用于 DAC,OUT1M 用于模拟旁路信号链
101 OUT1P 用于模拟旁路,OUT1M 用于 DAC 信号链。
11x 保留。不使用此设置。
同样,可以使用 OUT2x_SRC[2:0](P0_R107_D[7:5]) 寄存器位来配置输出通道 2 的输入源选择设置。

TAD5212-Q1 支持最多 2 通道差分输出、最多 2 通道伪差分输出和最多 4 通道单端输出。每个输出通道都可以独立配置为差分或单端输出。

表 6-10 中显示了输出引脚的配置模式。

表 6-10 回放通道的输出引脚配置
P0_R100_D[4:2]:OUT1x_CFG[2:0] OUT1P/OUT1M 引脚配置
000(默认值) OUT1P/OUT1M 用作差分对
001 OUT1P 和 OUT1M 用作独立单端输出
010 仅限 OUT1P 上的单声道单端输出
011 仅限 OUT1M 上的单声道单端输出
100 伪差分输出,OUT1P 用作信号,OUT1M 用作 VCOM
101 伪差分输出,OUT1P 用作信号,OUT1M 用作 VCOM,OUT2M 用作 VCOM 检测(外部共模检测)。
110 伪差分输出,OUT1M 用作信号,OUT1P 用作 VCOM
111 保留。不使用此设置。

同样,可以使用 OUT2x_CFG[2:0] (P0_R107_D[4:2]) 寄存器位完成输出通道 2 的输出引脚配置。

有关各种典型输出配置图,请参阅图 6-14图 6-17
TAD5212-Q1 差分输出连接 (OUT1x_CFG[2:0] = 3'b000)图 6-14 差分输出连接 (OUT1x_CFG[2:0] = 3'b000)
TAD5212-Q1 带外部共模检测的伪差分输出连接 (OUT1x_CFG[2:0] = 3'b101)图 6-16 带外部共模检测的伪差分输出连接 (OUT1x_CFG[2:0] = 3'b101)
TAD5212-Q1 OUT1P 上的单声道单端输出连接 (OUT1x_CFG[2:0] = 3'b010)图 6-15 OUT1P 上的单声道单端输出连接 (OUT1x_CFG[2:0] = 3'b010)
TAD5212-Q1 立体声单端输出连接 (OUT1x_CFG[2:0] = 3'b001)图 6-17 立体声单端输出连接 (OUT1x_CFG[2:0] = 3'b001)

TAD5212-Q1 可以支持各种负载、包括耳机、线路输出和接收器放大器。每个引脚均可独立使用负载驱动配置。OUT1P_DRIVE[1:0] (P0_R101_D[7:6]) 为 OUT1P 引脚配置负载驱动能力。OUT1M_DRIVE[1:0]、OUT2P_DRIVE[1:0]、OUT2M_DRIVE[1:0] 分别控 OUT1M、OUT2P 和 OUT2M 的输出驱动。