ZHCSPN9A December 2023 – March 2025 TAD5212-Q1
PRODUCTION DATA
除了增益校准外,每个录音通道的相位延迟可进行精细校准或调整,步长为一个调制器时钟周期,相位误差的周期范围为 1 至 63。数字麦克风的调制器时钟是由 PDM_CLK 设置的时钟,就是默认配置中的 3.072MHz(输出数据采样速率为 48kHz 的倍数或约数)或 2.8224MHz(输出数据采样速率为 44.1kHz 的倍数或约数)。用户可以使用 PDM_CLK_CFG[1:0] (P0_R53_D[7:6]) 寄存器位配置 PDM_CLK。对于许多必须在每个通道之间以高分辨率进行相位匹配的应用(包括由外部元件或麦克风导致的任何通道间相位不匹配),可编程通道相位校准功能非常有用。表 6-43 展示了使用默认调制器时钟运行时可用的通道相位校准可编程选项。
| P0_R84_D[7:2]:ADC_CH1_PCAL[5:0] | 输入通道 1 的通道相位校准设置 |
|---|---|
| 00 0000 = 0d(默认值) | 无相位校准 |
| 00 0001 = 1d | 相位校准延迟设置为一个调制器时钟周期 |
| … | … |
| 11 1111 = 63d | 相位校准延迟设置为 63 个调制器时钟周期 |
同样,可以分别使用 ADC_CH2_PCAL (P0_R89_D[7:2]) 到 ADC_CH4_PCAL (P0_R97_D[7:2]) 寄存器位来配置输入通道 2 到通道 4 的通道相位校准设置。