ZHCSPN9A
December 2023 – March 2025
TAD5212-Q1
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性
5.6
时序要求:I2C 接口
5.7
开关特性:I2C 接口
5.8
时序要求:SPI
5.9
开关特性:SPI
5.10
时序要求:TDM、I2S 或 LJ 接口
5.11
开关特性:TDM、I2S 或 LJ 接口
5.12
时序要求:PDM 数字麦克风接口
5.13
开关特性:PDM 数字麦克风接口
5.14
时序图
5.15
典型特性
6
详细说明
6.1
概述
6.2
功能方框图
6.3
特性说明
6.3.1
串行接口
6.3.1.1
控制串行接口
6.3.1.2
音频串行接口
6.3.1.2.1
时分多路复用 (TDM) 音频接口
6.3.1.2.2
IC 间音频 (I2S) 接口
6.3.1.2.3
左对齐 (LJ) 接口
6.3.1.3
通过共享总线使用多个器件
6.3.2
锁相环 (PLL) 和时钟生成
6.3.3
输出通道配置
6.3.4
基准电压
6.3.5
可编程麦克风偏置
6.3.6
数字 PDM 麦克风录音通道
6.3.7
信号链处理
6.3.7.1
DAC 信号链
6.3.7.1.1
可编程通道增益和数字音量控制
6.3.7.1.2
可编程通道增益校准
6.3.7.1.3
可编程数字高通滤波器
6.3.7.1.4
可编程数字双二阶滤波器
6.3.7.1.5
可配置数字内插滤波器
6.3.7.1.5.1
线性相位滤波器
6.3.7.1.5.1.1
采样速率:8kHz 或 7.35kHz
6.3.7.1.5.1.2
采样速率:16kHz 或 14.7kHz
6.3.7.1.5.1.3
采样速率:24kHz 或 22.05kHz
6.3.7.1.5.1.4
采样速率:32kHz 或 29.4kHz
6.3.7.1.5.1.5
采样速率:48kHz 或 44.1kHz
6.3.7.1.5.1.6
采样速率:96kHz 或 88.2kHz
6.3.7.1.5.1.7
采样速率:192kHz 或 176.4kHz
6.3.7.1.5.1.8
采样速率:384kHz 或 352.8kHz
6.3.7.1.5.1.9
采样速率:768kHz 或 705.6kHz
6.3.7.1.5.2
低延迟滤波器
6.3.7.1.5.2.1
采样速率:24kHz 或 22.05kHz
6.3.7.1.5.2.2
采样速率:32kHz 或 29.4kHz
6.3.7.1.5.2.3
采样速率:48kHz 或 44.1kHz
6.3.7.1.5.2.4
采样速率:96kHz 或 88.2kHz
6.3.7.1.5.2.5
采样速率:192kHz 或 176.4kHz
6.3.7.1.5.3
超低延迟滤波器
6.3.7.1.5.3.1
采样速率:24kHz 或 22.05kHz
6.3.7.1.5.3.2
采样速率:32kHz 或 29.4kHz
6.3.7.1.5.3.3
采样速率:48kHz 或 44.1kHz
6.3.7.1.5.3.4
采样速率:96kHz 或 88.2kHz
6.3.7.1.5.3.5
采样速率:192kHz 或 176.4kHz
6.3.7.1.6
可编程数字混频器
6.3.7.2
PDM 录音信号链
6.3.7.2.1
可编程通道增益和数字音量控制
6.3.7.2.2
可编程通道增益校准
6.3.7.2.3
可编程通道相位校准
6.3.7.2.4
可编程数字高通滤波器
6.3.7.2.5
可编程数字双二阶滤波器
6.3.7.2.6
可配置数字抽取滤波器
6.3.7.2.6.1
线性相位滤波器
6.3.7.2.6.1.1
采样速率:8kHz 或 7.35kHz
6.3.7.2.6.1.2
采样速率:16kHz 或 14.7kHz
6.3.7.2.6.1.3
采样速率:24kHz 或 22.05kHz
6.3.7.2.6.1.4
采样速率:32kHz 或 29.4kHz
6.3.7.2.6.1.5
采样速率:48kHz 或 44.1kHz
6.3.7.2.6.1.6
采样速率:96kHz 或 88.2kHz
6.3.7.2.6.1.7
采样速率:192kHz 或 176.4kHz
6.3.7.2.6.2
低延迟滤波器
6.3.7.2.6.2.1
采样速率:24kHz 或 22.05kHz
6.3.7.2.6.2.2
采样速率:32kHz 或 29.4kHz
6.3.7.2.6.2.3
采样速率:48kHz 或 44.1kHz
6.3.7.2.6.2.4
采样速率:96kHz 或 88.2kHz
6.3.7.2.6.2.5
采样速率:192kHz 或 176.4kHz
6.3.7.2.6.3
超低延迟滤波器
6.3.7.2.6.3.1
采样速率:24kHz 或 22.05kHz
6.3.7.2.6.3.2
采样速率:32kHz 或 29.4kHz
6.3.7.2.6.3.3
采样速率:48kHz 或 44.1kHz
6.3.7.2.6.3.4
采样速率:96kHz 或 88.2kHz
6.3.7.2.6.3.5
采样速率:192kHz 或 176.4kHz
6.3.7.2.7
自动增益控制器 (AGC)
6.3.7.2.8
语音活动检测 (VAD)
6.3.7.2.9
超声波活动检测 (UAD)
6.3.8
中断、状态和数字 I/O 引脚多路复用
6.3.9
Power Tune 模式
6.4
器件功能模式
6.4.1
睡眠模式或软件关断
6.4.2
工作模式
6.4.3
软件复位
6.5
编程
6.5.1
控制串行接口
6.5.1.1
I2C 控制接口
6.5.1.1.1
常规 I2C 运行
6.5.1.1.2
I2C 单字节和多字节传输
6.5.1.1.2.1
I2C 单字节写入
6.5.1.1.2.2
I2C 多字节写入
6.5.1.1.2.3
I2C 单字节读取
6.5.1.1.2.4
I2C 多字节读取
6.5.1.2
SPI 控制接口
7
寄存器映射
7.1
器件配置寄存器
7.1.1
TAD5212_B0_P0 寄存器
7.1.2
TAD5212_B0_P1 寄存器
7.1.3
TAD5212_B0_P3 寄存器
7.2
可编程系数寄存器
7.2.1
可编程系数寄存器:页面 8
7.2.2
可编程系数寄存器:页面 9
7.2.3
可编程系数寄存器:页面 10
7.2.4
可编程系数寄存器:页面 11
7.2.5
可编程系数寄存器:页面 15
7.2.6
可编程系数寄存器:页面 16
7.2.7
可编程系数寄存器:页面 17
7.2.8
可编程系数寄存器:页面 18
7.2.9
可编程系数寄存器:页面 19
7.2.10
可编程系数寄存器:页面 25
7.2.11
可编程系数寄存器:页面 26
7.2.12
可编程系数寄存器:页面 27
7.2.13
可编程系数寄存器:页面 28
8
应用和实施
8.1
应用信息
8.2
典型应用
8.2.1
应用
8.2.2
设计要求
8.2.3
详细设计过程
8.2.4
应用性能曲线图
8.2.5
EVM 设置的器件寄存器配置脚本示例
8.3
电源相关建议
8.3.1
适合 1.8V 运行的 AVDD_模式
8.3.2
适用于 1.8V 和 1.2V 运行的 IOVDD_IO_MODE
8.4
布局
8.4.1
布局指南
8.4.2
布局示例
9
器件和文档支持
9.1
文档支持
9.1.1
相关文档
9.2
接收文档更新通知
9.3
支持资源
9.4
商标
9.5
静电放电警告
9.6
术语表
10
修订历史记录
11
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
RGE|24
MPQF124G
散热焊盘机械数据 (封装 | 引脚)
RGE|24
QFND808
订购信息
zhcspn9a_oa
zhcspn9a_pm
1
特性
符合面向汽车应用的 AEC-Q100 标准
温度等级 1:–40°C ≤ T
A
≤ +125°C
立体声差分或四路单端
高性能
音频 DAC
性能:
DAC 至差分线路输出动态范围:
120
dB
DAC 至差分耳机输出动态范围:
118
dB
THD+N:
–104dB
线路输出/耳机输出电压:
差分 2V
RMS
满量程
伪差分,1V
RMS
满量程
单端 1V
RMS
满量程
DAC 采样速率 (f
s
) = 4kHz 至 768kHz
主要特性
模拟输入至输出旁路路径
4 通道 PDM 数字麦克风录音路径
输入和输出混合/多路复用选项
语音活动检测
超声波活动检测
超声波信号或音调发生器
电池和热折返保护
信号失真限制器
低延迟和超低延迟滤波器选项
可编程 HPF 和双二阶滤波器
I
2
C 和 SPI 控制接口
音频串行接口
格式:TDM、I
2
S 或左对齐 (LJ)
字长:16、20、24 或 32 位
总线控制器和目标模式
TDM 模式下的菊花链
用于灵活时钟的可编程 PLL
自动时钟和采样速率检测
低功耗模式
2 通道回放的功耗为
11mW
(1.8V 电源)
单 AVDD 电源运行:1.8V 或 3.3V
I/O 电源运行:1.2V、1.8V 或 3.3V