ZHCSPN1A December   2023  – October 2024 TAD5142

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求:TDM、I2S 或 LJ 接口
    7. 5.7 开关特性:TDM、I2S 或 LJ 接口
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 硬件控制
      2. 6.3.2 音频串行接口
        1. 6.3.2.1 时分多路复用 (TDM) 音频接口
        2. 6.3.2.2 IC 间音频 (I2S) 接口
        3. 6.3.2.3 左对齐 (LJ) 接口
      3. 6.3.3 锁相环 (PLL) 和时钟生成
      4. 6.3.4 模拟输出配置
      5. 6.3.5 基准电压
      6. 6.3.6 DAC 信号链
        1. 6.3.6.1 数字内插滤波器
          1. 6.3.6.1.1 线性相位滤波器
            1. 6.3.6.1.1.1 采样速率:8kHz 或 7.35kHz
            2. 6.3.6.1.1.2 采样速率:16kHz 或 14.7kHz
            3. 6.3.6.1.1.3 采样速率:24kHz 或 22.05kHz
            4. 6.3.6.1.1.4 采样速率:32kHz 或 29.4kHz
            5. 6.3.6.1.1.5 采样速率:48kHz 或 44.1kHz
            6. 6.3.6.1.1.6 采样速率:96kHz 或 88.2kHz
            7. 6.3.6.1.1.7 采样速率:192kHz 或 176.4kHz
          2. 6.3.6.1.2 低延迟滤波器
            1. 6.3.6.1.2.1 采样速率:24kHz 或 22.05kHz
            2. 6.3.6.1.2.2 采样速率:32kHz 或 29.4kHz
            3. 6.3.6.1.2.3 采样速率:48kHz 或 44.1kHz
            4. 6.3.6.1.2.4 采样速率:96kHz 或 88.2kHz
            5. 6.3.6.1.2.5 采样速率:192kHz 或 176.4kHz
    4. 6.4 器件功能模式
      1. 6.4.1 工作模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 应用
      2. 7.2.2 设计要求
      3. 7.2.3 详细设计过程
      4. 7.2.4 应用性能曲线图
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

TA = 25°C、AVDD = 3.3V、IOVDD = 3.3V、fIN = 1kHz 正弦信号、fS = 48kHz、32 位音频数据、BCLK = 256 × fS、TDM 目标模式和线性相位内插滤波器、采用差分/单端配置的 1200Ω/600Ω 线路输出负载或 32Ω 接收器差分负载(如适用);测量时无滤波器,使用 Audio Precision 在 20Hz 至 20kHz 未加权带宽下测量(除非另有说明)
参数 测试条件 最小值 标称值 最大值 单位
线路输出/耳机回放的 DAC 性能
满量程输出电压 OUTxP 和 OUTxM 之间的差分输出,AVDD = 3.3V 2 VRMS
OUTxP 和 OUTxM 之间的差分输出,AVDD = 1.8V 1
单端输出,AVDD = 3.3V 1
单端输出,AVDD = 1.8V 0.5
OUTxP 和 OUT1M 之间的伪差分输出,具有外部共模检测,AVDD = 3.3V 1
OUTxP 和 OUT1M 之间的伪差分输出,具有外部共模检测,AVDD = 1.8V 0.5
SNR 信噪比,A 加权(1)(2) 差分输出,0dBFS 信号,AVDD = 3.3V 110 dB
单端输出,0dBFS 信号,AVDD = 3.3V 107
伪差分输出,0dBFS 信号,AVDD = 3.3V 107
差分输出,0dBFS 信号,AVDD = 1.8V 109
单端输出,0dBFS 信号,AVDD = 1.8V 104
伪差分输出,0dBFS 信号,AVDD = 1.8V 103
DR 动态范围,A 加权(2) 差分输出,-60dBFS 信号,AVDD = 3.3V 110 dB
单端输出,-60dBFS 信号,AVDD = 3.3V 107
伪差分输出,-60dBFS 信号,AVDD = 3.3V 107
差分输出,-60dBFS 信号,AVDD = 1.8V 109
单端输出,-60dBFS 信号,AVDD = 1.8V 104
伪差分输出,-60dBFS 信号,AVDD = 1.8V 103
THD+N 总谐波失真(2) 差分输出,-1dBFS 信号,AVDD = 3.3V –100 dB
THD+N 总谐波失真(2) 单端输出,-1dBFS 信号,AVDD = 3.3V -96 dB
耳机负载范围(3) 8 16 300 Ω
耳机/线路输出电容负载 0 100 550 pF
线路输出负载范围 600 Ω
DAC 通道其他参数
输出偏移 0 输入,差分线路输出 0.5 mV
输出共模 OUTxP 和 OUTxM 的共模电平 AVDD = 1.8V 0.9 V
输出共模 OUTxP 和 OUTxM 的共模电平 AVDD = 3.3V 1.65 V
共模误差 共模电压下的直流误差 ±10 mV
输出信号带宽 20 kHz
输入数据字长 引脚可选 24 32
通道间隔离 -120 dB
增益误差 0.1 dB
通道间增益不匹配 0.1 dB
通道间相位不匹配 1kHz 正弦信号 0.01
PSRR 电源抑制比 100mVPP,AVDD 上 1kHz 正弦信号,差分输入,0dB 通道增益 110 dB
Pout 输出电力输送 接收器/耳机 RL= 16Ω,在差分或伪差分模式下 THD+N <1% 62.5 mW
数字 I/O
VIL 低电平数字输入逻辑电压阈值 所有数字引脚,IOVDD 1.8V 运行电压 -0.3 0.35 x IOVDD V
所有数字引脚,IOVDD 3.3V 运行电压 -0.3 0.8
VIH 高电平数字输入逻辑电压阈值 所有数字引脚,IOVDD 1.8V 运行电压 0.65 x IOVDD IOVDD + 0.3 V
所有数字引脚,IOVDD 3.3V 运行电压 2 IOVDD + 0.3
VOL 低电平数字输出电压 所有数字引脚,IOL = –2mA,IOVDD 1.8V 运行 0.45 V
所有数字引脚,IOL = –2mA,IOVDD 3.3V 运行电压 0.4
VOH 高电平数字输出电压 所有数字引脚,IOH = 2mA,IOVDD 1.8V 运行电压 IOVDD – 0.45 V
所有数字引脚,IOH = 2mA,IOVDD 3.3V 运行电压 2.4
IIL 数字输入的输入逻辑低电平泄漏电流 所有数字引脚,输入 = 0V -5 0.1 5 µA
IIH 数字输入的输入逻辑高电平泄漏电流 所有数字引脚,输入 = IOVDD -5 0.1 5 µA
CIN 数字输入的输入电容 所有数字引脚 5 pF
RPD 置位时数字 I/O 引脚的下拉电阻 20
典型电源电流消耗
IAVDD 睡眠模式或低功耗模式下的电流消耗 所有外部时钟已停止,MD3 引脚接地,AVDD = 3.3V 0.8 mA
IIOVDD 所有外部时钟已停止,MD3 引脚接地,IOVDD = 3.3V 0.6 µA
IIOVDD 所有外部时钟已停止,MD3 引脚接地,IOVDD = 1.8V 0.2
IAVDD DAC 至耳机 2 通道在 fS 16kHz、I2S 目标模式、BCLK = 64 × fS 下运行时的电流消耗 AVDD = 3.3V 16.4 mA
IIOVDD IOVDD = 3.3V 0.06
IIOVDD IOVDD = 1.8V 0.03
IAVDD DAC 至耳机 2 通道在 fS 48kHz、I2S 目标模式、BCLK = 64 × fS 下运行时的电流消耗 AVDD = 3.3V 20 mA
IIOVDD IOVDD = 3.3V 0.06
IIOVDD IOVDD = 1.8V 0.03
IAVDD DAC 至线性输出 2 通道在 fS 16kHz、I2S 目标模式、BCLK = 64 × fS 下运行时的电流消耗 AVDD = 3.3V 16.4 mA
IAVDD DAC 至线性输出 2 通道在 fS 48kHz、I2S 目标模式、BCLK = 64 × fS 下运行时的电流消耗 AVDD = 3.3V 17 mA
IIOVDD IOVDD = 3.3V 0.06
IIOVDD IOVDD = 1.8V 0.02
在 1kHz 满量程正弦波输入时的输出电平与无发生器信号输入且输入对地短路时的输出电平之比,测量时使用了 A 加权滤波器,在 20Hz 至 20kHz 的带宽范围内测量。
所有性能测量均使用 20kHz 低通滤波器以及 A 加权滤波器(如注明)完成。如果不使用此类滤波器,会导致比“电气特性”中所示更高的 THD+N 以及更低的 SNR 与动态范围读数。低通滤波器可消除带外噪声,尽管这种噪声不可闻,但会影响动态规格值。
对于小于 32Ω 的耳机负载,应根据输出电力输送规格限制输入信号电平。