ZHCSUR6O January 1993 – July 2025 SN74LVC112A
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 编号 | 名称 | ||
| 1 | 1CLK | I | 1 时钟 |
| 2 | 1K | I | 1K 输入 |
| 3 | 1J | I | 1J 输入 |
| 4 | 1 PRE | I | 1 预设 |
| 5 | 1Q | O | 1Q 输出。拉至低电平可在上电时将 1Q 设置为高电平,将 1 Q 设置为低电平。 |
| 6 | 1 Q | O | 1 Q 输出 |
| 7 | 2 Q | O | 2 Q 输出 |
| 8 | GND | — | 接地引脚 |
| 9 | 2Q | O | 2Q 输出 |
| 10 | 2 PRE | I | 2 预设 |
| 11 | 2J | I | 2J 输入。拉至低电平可在上电时将 2Q 设置为高电平,将 2 Q 设置为低电平。 |
| 12 | 2K | I | 2K 输入 |
| 13 | 2CLK | I | 2 时钟 |
| 14 | 2 CLR | I | 2 清零 |
| 15 | 1 CLR | I | 1 清零。拉至低电平可在上电时将 2Q 设置为低电平,将 2 Q 设置为高电平。 |
| 16 | VCC | — | 电源引脚。拉至低电平可在上电时将 1Q 设置为低电平,将 1 Q 设置为高电平。 |