ZHCS686A January   2012  – March 2016 SN65LVCP114

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 说明 (续)
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics (VCC 2.5 V ±5%)
    6. 7.6 Electrical Characteristics (VCC 3.3 V ±5%)
    7. 7.7 Electrical Characteristics (VCC 3.3 V ±5%, 2.5 V ±5%)
    8. 7.8 Typical Characteristics
  8. Parameter Measurement Information
    1. 8.1 Test Circuits
    2. 8.2 Equivalent Input and Output Schematic Diagrams
    3. 8.3 Functional Definitions
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1  Power Down
      2. 9.3.2  Lane Enable
      3. 9.3.3  Gain and Equalization
      4. 9.3.4  VOD
      5. 9.3.5  AGC
      6. 9.3.6  GPIO or I2C Configuration
      7. 9.3.7  Fast Switching
      8. 9.3.8  Power-Down Input Stages
      9. 9.3.9  Disable Output Lanes
      10. 9.3.10 Polarity Switch
    4. 9.4 Device Functional Modes
      1. 9.4.1 Normal Mode
      2. 9.4.2 Loopback
      3. 9.4.3 Diagnostic
    5. 9.5 Programming
      1. 9.5.1 Two-Wire Serial Interface and Control Logic
    6. 9.6 Register Maps
      1. 9.6.1 SN65LVCP114 Register Mapping Information
        1. 9.6.1.1  Register 0x00
        2. 9.6.1.2  Register 0x01
        3. 9.6.1.3  Register 0x02
        4. 9.6.1.4  Register 0x03
        5. 9.6.1.5  Register 0x04
        6. 9.6.1.6  Register 0x06
        7. 9.6.1.7  Register 0x07
        8. 9.6.1.8  Register 0x08
        9. 9.6.1.9  Register 0x0A
        10. 9.6.1.10 Register 0x0B
        11. 9.6.1.11 Register 0x0C
        12. 9.6.1.12 Register 0x0D
        13. 9.6.1.13 Register 0x0F
        14. 9.6.1.14 Register 0x10
        15. 9.6.1.15 Register 0x11
        16. 9.6.1.16 Register 0x12
        17. 9.6.1.17 Register Descriptions
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Applications
      1. 10.2.1 Transmit-Side Typical Application
        1. 10.2.1.1 Design Requirements
        2. 10.2.1.2 Detailed Design Procedure
        3. 10.2.1.3 Application Curves
      2. 10.2.2 Receive-Side Typical Application
        1. 10.2.2.1 Design Requirements
        2. 10.2.2.2 Detailed Design Procedure
        3. 10.2.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13器件和文档支持
    1. 13.1 文档支持
      1. 13.1.1 相关文档
    2. 13.2 社区资源
    3. 13.3 商标
    4. 13.4 静电放电警告
    5. 13.5 Glossary
  14. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明 (续)

可通过 GPIO 或 I2C 接口来配置 SN65LVCP114。

一个单一 2.5V 或者 3.3V 电源为 SN65LVCP114 供电。

SN65LVCP114 采用一个脚距为 0.8mm,12mm x 12mm x 1mm PBGA 封装。

SN65LVCP114 有 3 个端口;每个端口都是四路。SN65LVCP114 的开关逻辑电路的每个通路可实现一个 2:1 MUX,一个1:2 DEMUX,和独立通路开关。此接收均衡可为每个端口进行独立编程。SN65LVCP114 在所有 3 个端口上支持本地环回。

Table 1. 建议的最高电路板温度

LOOP_A LOOP_B LOOP_C DIAG 最高电路板温度(1)
VCC=2.5V VCC=3.3V
VOD = 低电平 VOD = 高电平 VOD = 低电平 VOD = 高电平
低电平 低电平 低电平 低电平 85°C 85°C 85°C 75°C
低电平 低电平 低电平 高电平 85°C 85°C 75°C 特定于系统 (2)
低电平 低电平 高电平 低电平 85°C 85°C 85°C 75°C
低电平 低电平 高电平 高电平 85°C 85°C 85°C 75°C
低电平 高电平 低电平 低电平 85°C 85°C 75°C 特定于系统(2)
低电平 高电平 低电平 高电平 85°C 85°C 75°C 特定于系统(2)
低电平 高电平 高电平 低电平 85°C 85°C 75°C 特定于系统(2)
低电平 高电平 高电平 高电平 85°C 85°C 75°C 特定于系统(2)
高电平 低电平 低电平 低电平 85°C 85°C 85°C 75°C
高电平 低电平 低电平 高电平 85°C 85°C 75°C 特定于系统(2)
高电平 低电平 高电平 低电平 85°C 85°C 85°C 75°C
高电平 低电平 高电平 高电平 85°C 85°C 75°C 特定于系统(2)
高电平 高电平 低电平 低电平 85°C 85°C 75°C 特定于系统(2)
高电平 高电平 低电平 高电平 85°C 85°C 75°C 特定于系统(2)
高电平 高电平 高电平 低电平 85°C 85°C 75°C 特定于系统(2)
高电平 高电平 高电平 高电平 85°C 85°C 75°C 特定于系统(2)
最高电路板温度只要不超过器件最高结温,就是被允许的。
德州仪器 (TI) 建议借助系统散热和器件用例功率分析来确定使用散热器的可能性。