ZHCSXC9D September 2010 – October 2025 ISO7240CF-Q1 , ISO7241C-Q1 , ISO7242C-Q1
PRODUCTION DATA
图 4-1 ISO7240CF-Q1 DW 封装16 引脚 SOIC顶视图
图 4-3 ISO7242C-Q1 DW 封装16 引脚 SOIC顶视图
图 4-2 ISO7241C-Q1 DW 封装16 引脚 SOIC顶视图| 引脚 | 类型(1) | 说明 | |||
|---|---|---|---|---|---|
| 名称 | ISO7240CF-Q1 | ISO7241C-Q1 | ISO7242C-Q1 | ||
| CTRL | 10 | — | — | I | 失效防护输出控制。当 DISABLE 为高电平或 VCC1 断电时,输出状态由 CTRL 引脚确定。当 CTRL 为高电平或开路时,输出为高电平;当 CTRL 为低电平时,输出为低电平。 |
| DISABLE | 7 | — | — | I | 输入禁用。当 DISABLE 为高电平时,禁用所有输入引脚;当 DISABLE 为低电平或开路时,启用所有输入引脚。 |
| EN | — | — | — | I | 输出使能。当 EN 为高电平或开路时,启用所有输出引脚,当 EN 为低电平时,禁用所有输出引脚。 |
| EN1 | — | 7 | 7 | I | 输出使能 1。EN1 为高电平或开路时,启用 1 侧的输出引脚;当 EN1 为低电平时,禁用 1 侧的输出引脚。 |
| EN2 | — | 10 | 10 | I | 输出使能 2。EN2 为高电平或开路时,启用 2 侧的输出引脚;当 EN2 为低电平时,禁用 2 侧的输出引脚。 |
| GND1 | 2、8 | 2、8 | 2、8 | — | VCC1 的接地连接 |
| GND2 | 9、15 | 9、15 | 9、15 | — | VCC2 的接地连接 |
| INA | 3 | 3 | 3 | I | 输入,通道 A |
| INB | 4 | 4 | 4 | I | 输入,通道 B |
| INC | 5 | 5 | 12 | I | 输入,通道 C |
| IND | 6 | 11 | 11 | I | 输入,通道 D |
| NC | — | — | — | — | 无连接引脚悬空且无内部连接 |
| OUTA | 14 | 14 | 14 | O | 输出,通道 A |
| OUTB | 13 | 13 | 13 | O | 输出,通道 B |
| OUTC | 12 | 12 | 5 | O | 输出,通道 C |
| OUTD | 11 | 6 | 6 | O | 输出,通道 D |
| VCC1 | 1 | 1 | 1 | — | 电源,VCC1 |
| VCC2 | 16 | 16 | 16 | — | 电源,VCC2 |