ZHCSXB6B November 2024 – September 2025 F29H850TU , F29H859TU-Q1
ADVMIX
请参考 PDF 数据表获取器件具体的封装图。
中断通过几个步骤传播到 CPU。外设中断在给定中断的 INT_CTL_REG_L_y 寄存器中设置相应的 FLAG 位。如果设置了中断所对应 INT_CTL_REG_L_y 寄存器的 EN 位,中断会传播到动态优先级仲裁电路。接着,动态优先级仲裁块和后处理块会通过仲裁确定最高优先级中断,并通过两条中断线路(RTINT 或 INT)之一向 CPU 发出该中断。最后,CPU 选择被激活的最高优先级中断线路(在 NMI、RTINT 和 INT 中)并开始执行该中断。
同样的规则也适用于 RESET。在 CPU 接收到 RESET 后,便不需要任何额外条件即可执行复位操作。
请参阅《C29x CPU 参考指南》,了解中断如何在 C29x CPU 内传播一次。