ZHCSN22 April   2020 DRV8434S

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
    1. 5.1 引脚功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 SPI 时序要求
    7. 6.7 分度器时序要求
      1. 6.7.1 典型特性
  7. 详细说明
    1. 7.1 概述
    2. 7.2 功能模块图
    3. 7.3 特性说明
      1. 7.3.1  步进电机驱动器电流额定值
        1. 7.3.1.1 峰值电流额定值
        2. 7.3.1.2 均方根电流额定值
        3. 7.3.1.3 满量程电流额定值
      2. 7.3.2  PWM 电机驱动器
      3. 7.3.3  微步进分度器
      4. 7.3.4  通过 MCU DAC 控制 VREF
      5. 7.3.5  电流调节
      6. 7.3.6  衰减模式
        1. 7.3.6.1 上升和下降电流阶段均为慢速衰减
        2. 7.3.6.2 上升电流阶段为慢速衰减,下降电流阶段混合衰减
        3. 7.3.6.3 用于上升电流的慢速衰减,用于下降电流的快速衰减
        4. 7.3.6.4 上升和下降电流阶段均为混合衰减
        5. 7.3.6.5 智能调优动态衰减
        6. 7.3.6.6 智能调优纹波控制
      7. 7.3.7  PWM 关断时间
      8. 7.3.8  消隐时间
      9. 7.3.9  电荷泵
      10. 7.3.10 线性稳压器
      11. 7.3.11 逻辑电平、三电平和四电平引脚图
        1. 7.3.11.1 nFAULT 引脚
      12. 7.3.12 保护电路
        1. 7.3.12.1 VM 欠压锁定 (UVLO)
        2. 7.3.12.2 VCP 欠压锁定 (CPUV)
        3. 7.3.12.3 过流保护 (OCP)
          1. 7.3.12.3.1 锁存关断 (OCP_MODE = 0b)
          2. 7.3.12.3.2 自动重试 (OCP_MODE = 1b)
        4. 7.3.12.4 失速检测
        5. 7.3.12.5 开路负载检测 (OL)
        6. 7.3.12.6 过热警告 (OTW)
        7. 7.3.12.7 热关断 (OTSD)
          1. 7.3.12.7.1 锁存关断 (OTSD_MODE = 0b)
          2. 7.3.12.7.2 自动恢复 (OTSD_MODE = 1b)
        8.       故障条件汇总
    4. 7.4 器件功能模式
      1. 7.4.1 睡眠模式 (nSLEEP = 0)
      2.      56
      3. 7.4.2 禁用模式(nSLEEP = 1,ENABLE = 0)
      4. 7.4.3 工作模式(nSLEEP = 1,ENABLE = 1)
      5. 7.4.4 nSLEEP 复位脉冲
      6.      功能模式汇总
    5. 7.5 编程
      1. 7.5.1 串行外设接口 (SPI) 通信
        1. 7.5.1.1 SPI 格式
        2. 7.5.1.2 用于单个目标器件的 SPI
        3. 7.5.1.3 用于菊花链配置的多个目标器件的 SPI
        4. 7.5.1.4 用于并行配置的多个目标器件的 SPI
    6. 7.6 寄存器映射
  8. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 步进电机转速
        2. 8.2.2.2 电流调节
        3. 8.2.2.3 衰减模式
        4. 8.2.2.4 应用曲线
        5. 8.2.2.5 热应用
          1. 8.2.2.5.1 功率损耗
          2. 8.2.2.5.2 导通损耗
          3. 8.2.2.5.3 开关损耗
          4. 8.2.2.5.4 由于静态电流造成的功率损耗
          5. 8.2.2.5.5 总功率损耗
          6. 8.2.2.5.6 器件结温估算
  9. 电源相关建议
    1. 9.1 大容量电容
  10. 10布局
    1. 10.1 布局指南
      1. 10.1.1 布局示例
  11. 11器件和文档支持
    1. 11.1 接收文档更新通知
    2. 11.2 支持资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 术语表
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

VM 欠压锁定 (UVLO)

GUID-CD94A6DF-4F55-45FC-80FB-4084D5E90899-low.gif图 7-19 电源电压斜坡曲线
GUID-99EACCDA-71EF-467F-AA72-9CCB1DC8E695-low.gif图 7-20 电源电压斜坡曲线

无论 VM 引脚电压何时降至 UVLO 下降阈值电压以下,都会禁用所有输出(高阻态)以及电荷泵 (CP)。当 VM 电压恢复至 UVLO 上升阈值电压以上时,将恢复正常运行(电机驱动器和电荷泵)。

当 VM 引脚电压降至 UVLO 下降阈值电压(典型值 4.25V),但高于 VM UVLO 复位电压(VRST,最大值 3.9V),可进行 SPI 通信,器件的数字内核有效,FAULT 和 UVLO 位在 SPI 寄存器中设为高电平,并且 nFAULT 引脚被驱动为低电平,如图 7-19 所示。在这种条件下,如果 VM 电压恢复至高于 UVLO 上升阈值电压(典型值 4.35V),nFAULT 引脚将会释放(上拉至外部电压),FAULT 位会复位,但 UVLO 位会保持锁存为高电平,直到通过 CLR_FLT 位或 nSLEEP 复位脉冲被清除为止。

当 VM 引脚电压降至 VM UVLO 复位电压(VRST,最大值 3.9V)时,不支持 SPI 通信,数字内核关断,FAULT 和 UVLO 位为低电平,并且 nFAULT 引脚为高电平。在后续上电时,如果 VM 电压超过 VRST 电压,数字内核变为有效,UVLO 位保持低电平,但 FAULT 位设为高电平;并且 nFAULT 引脚被拉至低电平,如图 7-20所示。当 VM 电压超过 VM UVLO 上升阈值时,FAULT 位会复位,UVLO 位保持低电平,并且 nFAULT 引脚被拉高。