ZHCSXG9A September 2024 – March 2025 DRV81620-Q1
PRODUCTION DATA
除 PWM0 和 PWM1 外的所有寄存器都具有以下结构 -
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | 默认值 |
R=0 W = 1 | R=1 W = 0 | ADDR0 | ADDR1 | DATA | XXXXH | |||||||||||
PWM0 和 PWM1 寄存器具有以下结构 -
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | 默认值 |
R=0 W = 1 | R=1 W = 0 | ADDR0 | DATA | XXXXH | ||||||||||||
在后续章节中未提及地址的所有寄存器必须视为保留。对这些寄存器执行的读取操作将返回标准诊断。“默认”列指示寄存器(8 位)在复位后的内容。
配置寄存器 2 中的锁定位可用于锁定寄存器设置,防止意外的 SPI 写入。
写入 110b 以锁定设置,除了 LOCK 位和 CLRx 位,忽略后续寄存器写入。写入除 110b 之外的任何序列在解锁时都没有任何影响。
写入 011b 以解锁所有寄存器。写入除 011b 之外的任何序列在锁定时都没有任何影响。