ZHCSZ35A October 2025 – December 2025 DRV81545
PRODUCTION DATA
| 引脚 | 说明 | ||
|---|---|---|---|
| 名称 | PWP (20) | 类型(1) | |
| 电源和接地 | |||
| GND | 8 | GND | 器件接地。连接到系统地。 |
| NC | 9 | — | 未连接 |
| PGND | 1、2、19、20 | GND | 电源地。连接到系统地。 |
| 散热焊盘 | — | — | 散热焊盘。连接到系统地。应通过直连过孔将器件连接至连续铺铜的接地平面,以实现最佳散热效果。 |
| VCLAMP | 3、18 | PWR | 直接连接到 VM 电源,或将齐纳二极管连接到 VM 电源或接地 |
| VM | 13 | PWR | 电源。使用一个 0.1µF 电容将此引脚旁路至接地,并辅以足够的大容量电容。 |
| 控制 | |||
| COD | 11 | I | 用于截止延迟的器件配置引脚。将适当的电阻器连接到 GND 以设置相应的截止延迟。直接连接至 GND,禁用该功能。 |
| ILIM | 12 | I | 在 ILIM 和 GND 之间连接一个电阻器来设置电流限制和阈值。请勿使该引脚保持未连接状态。直接连接到 GND 以实现最大电流限制设置。 |
| IN1 | 4 | I | 控制通道 1 的输出。有关详细信息,请参阅硬件接口部分。引脚具有内部下拉电阻器。 |
| IN2 | 5 | I | 控制通道 2 的输出。有关详细信息,请参阅硬件接口部分。引脚具有内部下拉电阻器。 |
| IN3 | 6 | I | 控制通道 3 的输出。有关详细信息,请参阅硬件接口部分。引脚具有内部下拉电阻器。 |
| IN4 | 7 | I | 控制通道 4 的输出。有关详细信息,请参阅硬件接口部分。引脚具有内部下拉电阻器。 |
| nFAULT | 10 | O | 开漏输出。在故障状况期间下拉为低电平。将上拉电阻器连接到内部逻辑电源。 |
| 输出 | |||
| OUT1 | 17 | O | 连接至负载 1 |
| OUT2 | 16 | O | 连接至负载 2 |
| OUT3 | 15 | O | 连接至负载 3 |
| OUT4 | 14 | O | 连接至负载 4 |