ZHCSMI0E September   2020  – November 2022 DP83TG720S-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
    2. 5.1 引脚状态
    3. 5.2 引脚电源域
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 时序图
    8. 6.8 LED 驱动特性
  7. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 诊断工具套件
        1. 7.3.1.1 信号质量指示器
        2. 7.3.1.2 时域反射计
        3. 7.3.1.3 数据路径内置自检
          1. 7.3.1.3.1 环回模式
          2. 7.3.1.3.2 数据生成器
          3. 7.3.1.3.3 编程数据路径 BIST
        4. 7.3.1.4 温度和电压检测
        5. 7.3.1.5 静电放电检测
      2. 7.3.2 合规性测试模式
        1. 7.3.2.1 测试模式 1
        2. 7.3.2.2 测试模式 2
        3. 7.3.2.3 测试模式 4
        4. 7.3.2.4 测试模式 5
        5. 7.3.2.5 测试模式 6
        6. 7.3.2.6 测试模式 7
    4. 7.4 器件功能模式
      1. 7.4.1  断电
      2. 7.4.2  复位
      3. 7.4.3  待机
      4. 7.4.4  正常
      5. 7.4.5  睡眠
      6. 7.4.6  状态转换
        1. 7.4.6.1 状态转换 #1 - 待机到正常
        2. 7.4.6.2 状态转换 #2 - 正常到待机
        3. 7.4.6.3 状态转换 #3 - 正常到睡眠
        4. 7.4.6.4 状态转换 #4 - 睡眠到正常
      7. 7.4.7  媒体相关接口
        1. 7.4.7.1 MDI 主模式和 MDI 从模式配置
        2. 7.4.7.2 自动极性检测和校正
      8. 7.4.8  MAC 接口
        1. 7.4.8.1 简化千兆位媒体独立接口
        2. 7.4.8.2 串行千兆位媒体独立接口
      9. 7.4.9  串行管理接口
      10. 7.4.10 直接寄存器访问
      11. 7.4.11 扩展寄存器空间访问
      12. 7.4.12 写入地址操作
        1. 7.4.12.1 示例 - 写入地址操作
      13. 7.4.13 读取地址操作
        1. 7.4.13.1 示例 - 读取地址操作
      14. 7.4.14 写入操作(无后增量)
        1. 7.4.14.1 示例 - 写入操作(无后增量)
      15. 7.4.15 读取操作(无后增量)
        1. 7.4.15.1 示例 - 读取操作(无后增量)
      16. 7.4.16 写入操作(有后增量)
        1. 7.4.16.1 示例 - 写入操作(有后增量)
      17. 7.4.17 读取操作(有后增量)
        1. 7.4.17.1 示例 - 读取操作(有后增量)
    5. 7.5 编程
      1. 7.5.1 搭接配置
      2. 7.5.2 LED 配置
      3. 7.5.3 PHY 地址配置
    6. 7.6 寄存器映射
      1. 7.6.1 寄存器访问汇总
      2. 7.6.2 DP83TG720 Registers
        1. 7.6.2.1 基址寄存器
  8. 应用和实现
    1. 8.1 应用信息
    2. 8.2 典型应用
  9. 电源相关建议
  10. 10与 TI 的 100BT1 PHY 兼容
  11. 11布局
    1. 11.1 布局指南
      1. 11.1.1 信号布线
      2. 11.1.2 返回路径
      3. 11.1.3 物理媒体连接
      4. 11.1.4 金属浇注
      5. 11.1.5 PCB 层堆叠
  12. 12器件和文档支持
    1. 12.1 接收文档更新通知
    2. 12.2 支持资源
    3. 12.3 商标
    4. 12.4 Electrostatic Discharge Caution
    5. 12.5 术语表
  13. 13机械、封装和可订购信息
    1. 13.1 封装选项附录
      1. 13.1.1 封装信息
      2. 13.1.2 卷带封装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

搭接配置

DP83TG720S-Q1 使用功能引脚作为搭接选项,以便将器件置于特定运行模式。在上电和硬件复位时对这些引脚的值进行采样(通过 RESET_N 引脚或寄存器访问)。自举引脚支持 2 级和 3 级搭接,下面将进一步详细描述。可通过搭接或串行管理接口来完成器件配置。

注:

  • 由于自举引脚在复位取消置位后为功能引脚,因此不应直接与 VCC 或 GND 相连。
  • 上拉自举电阻器足以进入不同自举模式。
  • 下拉自举电阻器可用于 LED 引脚自举。请参阅 LED 配置部分。

GUID-20200910-CA0I-T8CB-CRGZ-5M1DGNNXJJ5L-low.gif图 7-18 设置电路

表 7-16 建议 3 级搭接电阻比
模式VDDIO = 3.3V 时的理想 RH (kΩ)1
VDDIO = 2.5V 时的理想 RH (kΩ)2
VDDIO = 1.8V 时的理想 RH (kΩ)1
1断开断开断开
213124
34.520.8
  1. 10% 电阻器精度
  2. 1% 电阻器精度
表 7-17 建议 2 级搭接电阻器
模式理想 RH (kΩ)12
1断开
22.49
  1. 10% 电阻器精度
  2. 若要在 1.8V VDDIO 的客户应用中获得更多裕度,可使用 2.1kΩ +/- 10% 上拉电阻器,或将 2.49kΩ 电阻器的精度限制至 1%。

下表介绍了 DP83TG720S-Q1 配置自举:

表 7-18 2 级自举
引脚名称引脚编号搭接模式自举功能说明
RX_D0261(缺省值)MAC[0] = 0MAC 接口选择 [0]。有关完整说明,请参阅表 7-19
2MAC[0] = 1
RX_D1251(缺省值)MAC[1] = 0MAC 接口选择 [1]。有关完整说明,请参阅表 7-19
2MAC[1] = 1
RX_D2241(缺省值)MAC[2] = 0MAC 接口选择 [2]。有关完整说明,请参阅表 7-19
2MAC[2] = 1
LED_011(缺省值)MS = 0MDI 主从模式选择。
MS = 0 从模式
MS = 1 主模式
2MS = 1
LED_161(缺省值)AUTO = 0自主禁用
AUTO = 0 自主
AUTO = 1 管理
2AUTO = 1
表 7-19 MAC 接口选择自举
MAC[2]MAC[1]MAC[0]说明
000

SGMII(4 线制)

001RESERVED
010RESERVED
011RESERVED
100RGMII(对齐模式)
101RGMII(TX 漂移模式)
110RGMII(TX 和 RX 漂移模式)
111RGMII(RX 漂移模式)
表 7-20 3 级自举:PHY 地址
PHY_AD[3:0]RX_CTRL
自举模式
STRP_1
自举模式
说明
000011PHY 地址:0x0000 (0)
0001--RESERVED
0010--RESERVED
0011--RESERVED
010021PHY 地址:0x0004 (4)
010131PHY 地址:0x0005 (5)
0110--RESERVED
0111--RESERVED
100012PHY 地址:0x0008 (8)
1001--RESERVED
101013PHY 地址:0x000A (10)
1011--RESERVED
110022PHY 地址:0x000C (12)
110132PHY 地址:0x000D (13)
111023PHY 地址:0x000E (14)
111133PHY 地址:0x000F (15)