ZHCSTF8 November 2023 DAC530A2W , DAC532A3W
PRODUCTION DATA
表 6-2 展示了当 CMP-1-MODE 位设置为 01b 时,比较器模式提供迟滞。图 6-4 展示了迟滞由 DAC-1-MARGIN-HIGH 和 DAC-1-MARGIN-LOW 寄存器提供。
当 DAC-1-MARGIN-HIGH 设置为全代码或 DAC-1-MARGIN-LOW 设置为零代码时,比较器用作锁存比较器,即在超过阈值后锁存输出。通过写入 COMMON-DAC-TRIG 寄存器中相应的 RESET-CMP-FLAG-1 位,可以复位锁存输出。图 6-5 展示了具有低电平有效输出的锁存比较器的行为,而图 6-6 展示了具有高电平有效输出的锁存比较器的行为。