ZHCSUO2E April   2004  – February 2024 CDCVF2509

PRODUCTION DATA  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5.   Pin Configuration and Functions
  6. 4Specifications
    1. 4.1 Absolute Maximum Ratings
    2. 4.2 Dissipation Ratings
    3. 4.3 Recommended Operating Conditions
    4. 4.4 Package Thermal Resistance
    5. 4.5 Electrical Characteristics
    6. 4.6 Timing Requirements
    7. 4.7 Switching Characteristics
    8. 4.8 Typical Characteristics
  7. 5Parameter Measurement Information
  8. 6Device and Documentation Support
    1. 6.1 Documentation Support
      1. 6.1.1 Related Documentation
    2. 6.2 支持资源
    3. 6.3 Trademarks
    4. 6.4 静电放电警告
    5. 6.5 术语表
  9. 7Revision History
  10. 8Mechanical, Packaging, and Orderable Information

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • PW|24
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

CDCVF2509 是一款高性能、低偏差、低抖动锁相环 (PLL) 时钟驱动器。该器件使用 PLL 根据时钟 (CLK) 输入信号对反馈 (FBOUT) 输出的频率和相位进行精准校准。该器件专门设计用于同步 DRAM。CDCVF2509 在 3.3V VCC 电压下工作,并提供专为驱动点对点负载而设计的集成串联阻尼电阻器。

一组五个输出和一组四个输出提供九个低偏差、低抖动的 CLK 副本。输出信号占空比调整为 50%,与 CLK 处的占空比无关。每组输出可通过控制(1G 和 2G)输入单独启用或禁用。当 G 输入为高电平时,输出随 CLK 进行相位和频率切换。当 G 输入为低电平时,输出被禁用为逻辑低电平状态。

与许多包含 PLL 的产品不同,CDCVF2509 不需要外部 RC 网络。PLL 的环路滤波器包含片上,可更大限度地减少元件数量、缩小电路板空间并降低成本。

该器件基于 PLL 电路,因此 CDCVF2509 需要稳定时间来实现反馈信号到基准信号的相位锁定。在上电并在 CLK 处施加固定频率、固定相位的信号之后,以及在 PLL 基准或反馈信号发生任何变化之后,需要该稳定时间。PLL 可通过将 AVCC 接地来旁路。

CDCVF2509A 的工作温度范围是 0°C 至 85°C。

有关应用信息,请参阅 CDC509/516/2509/2510/2516 的高速分布设计技巧使用带展频时钟 (SSC) 的 CDC2509A/2510A PLL 应用手册。

功能表
输入 输出
1G 2G CLK 1Y (0:4) 2Y (0:3) FBOUT
X X L L L L
L L H L L H
L H H L H H
H L H H L H
H H H H H H
提供的选项
TA 封装
SMALL OUTLINE (PW)
0°C 至 85°C CDCVF2509PWR
CDCVF2509PW
GUID-E262D16C-277D-4BF2-8910-2866AA3544E8-low.gif引脚分配
GUID-538C0B78-BD45-4428-8989-6D0F2A544AA0-low.gif功能方框图